- 商品参数
-
- 作者:
无著|
陈军波编
- 出版社:电子工业出版社
- 页数:216页
- ISBN:9781790167403
- 版权提供:电子工业出版社
内容介绍
为了便于开展数字电路实验教学(替代以74系列芯片为载体的实验箱),以满足新时代产业对人才培养的迫切需求,本书选用Intel公司的FPGA芯片及Quartus Prime环境,以深圳市乐育科技有限公司的LY-EP4CM型FPGA*级开发系统为硬件平台,共安排14个实验。14个实验的主要内容包括集成逻辑门电路功能测试、基于原理图的简易数字系统设计、基于HDL的简易数字系统设计、编码器设计、译码器设计、加法器设计、比较器设计、数据选择器设计、触发器设计、同步时序逻辑电路分析与设计、异步时序逻辑电路分析与设计、计数器设计、移位寄存器设计、数模与模数转换等。本书配套丰富的资料包,包括FPGA例程资料、硬件资料、软件资料、PPT和视频等,它们会被持续更新,读者可通过微信公众号“*越工程师培养系列”提供的链接获取资料。本书既可以作为高等院校相关专业的入门教材,也可以作为FPGA开发及相关行业工程技术人员的入门培训用书。
目录
*1章 数字电路开发平台和工具 1
1.1 现代数字系统设计基础 1
1.1.1 硬件描述语言 1
1.1.2 可编程逻辑器件 2
1.1.3 FPGA开发流程 2
1.2 数字系统设计的硬件平台 4
1.2.1 EP4CE15F23C8N器件 4
1.2.2 Cyclone IV系列FPGA配置 4
1.2.3 FPGA*级开发系统的硬件资源 5
1.3 数字系统设计的软件平台 19
1.3.1 Quartus Prime的主要特点 19
1.3.2 Quartus Prime 20.1的安装步骤 19
1.3.3 安装USB Blaster驱动程序 24
1.3.4 配置ModelSim 29
1.4 Verilog HDL语法基础 30
1.4.1 Verilog HDL模块 30
1.4.2 标识符定义 31
1.4.3 逻辑值集合 31
1.4.4 常量 31
1.4.5 数据类型 32
1.4.6 运算符 33
1.4.7 常用语句 36
1.4.8 描述方法 40
1.5 基于FPGA*级开发系统可开展的
部分实验 42
*2章 集成逻辑门电路功能测试 43
2.1 预备知识 43
2.2 实验内容 43
2.3 实验步骤 45
本章任务 46
本章习题 47
第3章 基于原理图的简易数字系统设计 48
3.1 预备知识 48
3.2 实验内容 48
3.3 实验步骤 49
本章任务 73
本章习题 73
第4章 基于HDL的简易数字系统设计 74
第5章 编码器设计 79
第6章 译码器设计 90
第7章 加法器设计 98
第8章 比较器设计 105
第9章 数据选择器设计 114
*10章 触发器设计 122
*11章 同步时序逻辑电路分析与设计 144
*12章 异步时序逻辑电路分析与设计 155
*13章 计数器设计 166
*14章 移位寄存器设计 182
*15章 数模与模数转换 191
附录A 数字电路FPGA设计常用引脚
约束 199
附录B 《Verilog HDL程序设计规范
(LY-STD010-2019)》简介 201
参考文献 209
作者介绍
陈军波,中南民族大学生物医学工程学院教授,主要从事生物医学信号检测与处理、电子技术应用以及嵌入式系统设计方面的教学工作。研究方向涉及生物医学信号处理、压缩感知与MRI图像重建方法的应用研究以及智能便携式医学仪器的设计与开发。
1