由于此商品库存有限,请在下单后15分钟之内支付完成,手慢无哦!
100%刮中券,最高50元无敌券,券有效期7天
活动自2017年6月2日上线,敬请关注云钻刮券活动规则更新。
如活动受政府机关指令需要停止举办的,或活动遭受严重网络攻击需暂停举办的,或者系统故障导致的其它意外问题,苏宁无需为此承担赔偿或者进行补偿。
数字电子技术(浙江省高等教育重点建设教材应用型本科规划教材)/黄瑞祥/浙江大学出版社
¥ ×1
前言 4
总序 6
目录 8
第1章 逻辑代数基础 14
1.1 概述 14
1.1.1 数字信号和数字化 14
1.1.2 二进制数和编码 15
1.2 逻辑代数的运算规则 20
1.2.1 三种基本运算 21
1.2.2 基本公式和常用公式 22
1.2.3 基本规则 24
1.3 逻辑函数及其表示方法 25
1.3.1 逻辑函数 25
1.3.2 逻辑函数的几种表示方法 26
1.3.3 几种表示方法之间的转换 28
1.3.4 逻辑函数的两种标准形式 29
1.4 逻辑函数的公式化简法 33
1.4.1 逻辑函数的最简形式 33
1.4.2 逻辑函数的公式化简法 33
1.5 逻辑函数的卡诺图化简法 35
1.5.1 卡诺图的结构 35
1.5.2 逻辑函数的卡诺图 37
1.5.3 用卡诺图化简逻辑函数 38
1.6 具有约束的逻辑函数及其化简 40
1.6.1 约束和约束条件 40
1.6.2 具有约束项的逻辑函数的化简 41
本章小结 42
习 题 42
第2章 门电路 47
2.1 概述 47
2.1.1 什么是门电路? 47
2.1.2 高电平、低电平与正、负逻辑 47
2.1.3 数字集成电路的集成度及分类 47
2.2 半导体二极管、三极管和MOS管的开关特性 48
2.2.1 理想开关的开关特性 48
2.2.2 半导体二极管的开关特性 48
2.2.3 二极管开关等效电路 50
2.2.4 半导体三极管的开关特性 51
2.2.5 MOS管的开关特性 53
2.3 CMOS门电路 56
2.3.1 CMOS反相器 56
2.3.2 CMOS与非门、或非门、与门和或门 60
2.3.3 CMOS与或非门 63
2.3.4 CMOS传输门、三态门和漏极开路门 64
2.3.5 CMOS电路产品简介及使用中应注意的问题 66
2.4 TTL集成门电路 67
2.4.1 TTL反相器 67
2.4.2 TTL与非门、或非门、与门、或门、与或非门和异或门 72
2.4.3 TTL集电极开路门和三态门 75
2.4.4 TTL集成电路 79
2.5 TTL电路与CMOS电路的接口 79
2.5.1 用TTL电路驱动CMOS电路 80
2.5.2 用CMOS电路驱动TTL 电路 81
本章小结 82
习 题 82
第3章 组合逻辑电路 89
3.1 概述 89
3.1.1 逻辑组和电路概念 89
3.1.2 组合逻辑电路的方框图及特点 89
3.1.3 组合逻辑电路逻辑功能表示方法 89
3.1.4 组合逻辑电路分类 90
3.2 组合逻辑电路的分析方法 90
3.3 组合逻辑电路的设计方法 91
3.4 常用中规模标准组合模块电路 93
3.4.1 中规模标准组合模块电路概念 93
3.4.2 加法器 93
3.4.3 乘法器 97
3.4.4 数值比较器 98
3.4.5 编码器 102
3.4.6 译码器 106
3.4.7 数据选择器 113
3.4.8 数据分配器 115
3.5 用中规模集成电路实现组合逻辑函数 117
3.5.1 用集成数据选择器实现组合逻辑函数 117
3.5.2 用译码器实现组合逻辑函数 118
3.5.3 用加法器实现组合逻辑函数 119
3 .6 组合电路中的竞争冒险 121
3.6.1 组合电路中的竞争冒险现象 121
3.6.2 组合电路中的竞争冒险判别方法 122
3.6.3 组合电路中的竞争冒险消除方法 122
本章小结 123
习 题 123
第4章 集成触发器 128
4.1 RS触发器及锁存器 128
4.1.1 基本RS触发器 128
4.1.2 锁存器 133
4.1.3 时钟控制RS触发器 133
4.2 JK触发器 135
4.2.1 主从JK触发器 136
4.2.2 边沿JK触发器 139
4.3 D触发器和T触发器 140
4.3.1 D触发器 140
4.3.2 T触发器 141
4.3.3 触发器之间的转换 142
4.3.4 触发器的实用电路 144
4.4 触发器的应用 145
4.4.1 寄存器 145
4.4.2 异步计数器 149
4.4.3 触发器的动态特性 152
本章小结 153
习 题 154
第5章 时序逻辑电路 159
5.1 同步时序电路分析 159
5.1.1 时序电路的结构和分类 159
5.1.2 时序电路的基本分析方法 160
5.1.3 时序电路的分析举例 161
5.2 同步时序电路的设计 165
5.2.1 同步时序电路设计的一般步骤 166
5.2.2 同步时序电路设计举例 167
5.3 中规模标准时序模块电路 172
5.3.1 寄存器和移位寄存器 172
5.3.2 同步计数器 178
5.3.3 异步计数器 185
5.4 用中规模标准模块电路构成时序电路 188
5.4.1 任意进制计数器 188
5.4.2 移位寄存器型计数器 196
5.4.3 序列信号发生器和检测器 200
5.4.4 控制器 203
本章小结 205
习 题 206
第6章 可编程逻辑器件 215
6.1 概述 215
6.2 可编程只读存储器 216
6.2.1 只读存储器(ROM ) 216
6.2.2 可编程只读存储器 217
6.2.3 用ROM实现组合逻辑电路 219
6.3 低密度的可编程逻辑器件(SPLD) 220
6.3.1 可编程逻辑阵列(PLA) 220
6.3.2 可编程阵列逻辑(PAL) 221
6.3.3 通用阵列逻辑(GAL) 222
6.4 高密度的可编程逻辑器件(HDPLD) 224
6 .4.1 CPLD 225
6.4.2 现场可编程门阵列FPGA 228
6.5 随机存取存储器(RAM) 236
本章小结 239
习 题 239
第7章 Verilog HDL硬件描述语言 241
7.1 概述 241
7.2 Verilog HDL的程序结构 242
7.2.1 模块的概念和结构 242
7.2.2 模块的描述方法 243
7.3 词法 245
7.3.1 间隔符与注释符 245
7.3.2 数值 245
7.3.3 字符串 246
7.3.4 标识符和关键字 247
7.4 数据类型及常量、变量 247
7.4.1 参数常量 247
7.4.2 变量 248
7.5 运算符和表达式 250
7.5.1 运算符 250
7.5.2 运算符优先级排序 253
7.6 编译预处理指令 253
7.7 数据流描述风格:assign语句 254
7.8 行为描述风格及主要描述语句 255
7.8.1 过程结构 255
7. 8.2 过程赋值语句 257
7.8.3 条件分支语句 258
7.8.4 循环控制语句 261
7.8.5 任务(task)与函数(function) 263
7.9 结构描述风格 265
7.9.1 内置基本门级元件 265
7.9.2 门级建模的例子 266
7.10 设计举例和设计技巧 267
7.10.1 常用组合电路的设计 267
7.10.2 常用时序电路的设计 271
7.10.3 综合实例 274
7.11 MAX+PLUSⅡ软件不支持的数据类型和语句 280
本章小结 281
习 题 281
第8章 脉冲的产生和整形电路 283
8.1 概述 283
8 .1.1 脉冲信号及特性参 数 283
8.1.2 555定时器 284
8.2 多谐振荡器 286
8.2.1 555定时器构成的多谐振荡器 286
8.2.2 石英晶体多谐振荡器 289
8.2.3 环形振荡器 291
8.2.4 多谐振荡器的应用〖 292
8.3 施密特触发器 293
8.3.1 555 定时器构成的施密特触发器 293
8.3.2 集成施密特触发器 295
8.3.3 施密特触发器的应用 297
8.4 单稳态触发器 299
8.4.1 555定时器构成的单稳态触发器 299
8.4.2 集成单稳态触发器 301
8.4.3 单稳态触发器的应用 305
本章小结 307
习 题 307
第9章 数模(D/A)和模数(A/D)转换电路 311
9.1 概述 311
9.2 D/A转换器(DAC) 312
9.2.1 D/A转换器的工作原理 312
9.2.2 D/A转换器的转换精度、速度和主要参数 315
9.2.3 集成DAC电路 316
9 .3 A/D转换器(ADC) 317
9.3.1 模数转换基本原理 317
9.3.2 并联比较型ADC 319
9.3.3 逐次渐近型ADC 322
9.3.4 双积分型ADC 324
9.3.5 ADC的转换精度和转换速度 326
9.3.6 集成ADC 327
9.3.7 ADC与DAC的选用 328
本章小结 331
习 题 332
附 录 334
附录一 常用逻辑符号对照表 334
附录二 数字集成电路的型号命名法 335
附录三 常用标准集成电路器件索引 336
参考文献 339
亲,大宗购物请点击企业用户渠道>小苏的服务会更贴心!
亲,很抱歉,您购买的宝贝销售异常火爆让小苏措手不及,请稍后再试~
非常抱歉,您前期未参加预订活动,
无法支付尾款哦!
抱歉,您暂无任性付资格