由于此商品库存有限,请在下单后15分钟之内支付完成,手慢无哦!
100%刮中券,最高50元无敌券,券有效期7天
活动自2017年6月2日上线,敬请关注云钻刮券活动规则更新。
如活动受政府机关指令需要停止举办的,或活动遭受严重网络攻击需暂停举办的,或者系统故障导致的其它意外问题,苏宁无需为此承担赔偿或者进行补偿。
[正版] 集成电路设计 第2版 电子信息学科基础课程系列教材 叶以正 来逢昌 清华大学出版社
¥ ×1
| |||||||
| |||||||
书名: | 集成电路设计 第2版 |
出版社: | 清华大学出版社 |
出版日期: | 2016 |
ISBN号: | 9787302447184 |
本书比较全面深入地介绍了集成电路分析与设计的基础知识以及一些新技术的发展。其中,第1~4章介绍集成电路的发展、基本制造工艺、常用器件的结构及其寄生效应、版图设计基础知识、器件模型及SPICE模拟程序;第5~7章介绍双极型和CMOS型两大类数字集成电路和模拟集成电路基本单元分析与设计方法及其版图设计特点;第8~10章介绍数字集成电路自动化设计技术、测试技术、SoC/IP设计与验证技术及其发展趋势。 本书可以作为高等院校电子信息类本科生教材,也可作为相关领域研究生及工程师的参考用书。 |
无 |
教育部高等学校电工电子基础课程教学指导委员会推荐教材 普通高等教育“十一五”国家级规划教材 本书涵盖了集成电路发展的历史、现状和趋势,全面介绍了集成电路的分类及特点,便于读者掌握集成电路相关知识。本书深入浅出、图文并茂,包括了集成电路相关原理和工艺的基础知识,便于读者学习和掌握集成电路设计的理论和方法。本书涵盖知识面广、系统性强,可供微电子专业本科学生、相关专业研究生及工程技术人员学习和参考
|
目录
第1章绪论
1.1集成电路的诞生和发展
1.2集成电路分类
1.3集成电路产业链
1.4集成电路设计与EDA技术
1.4.1集成电路设计
1.4.2集成电路设计自动化技术的发展
第2章集成电路工程基础
2.1平面工艺基础
2.1.1薄膜的制备
2.1.2光刻工艺和技术
2.1.3掺杂技术
2.2集成电路制造基本工艺流程
2.2.1双极型集成电路制造工艺流程
2.2.2CMOS集成电路制造工艺流程
2.2.3BiCMOS集成电路制造工艺简介
2.3集成电路中的元件
2.3.1NPN晶体管及其寄生效应
2.3.2PNP晶体管及其寄生效应
2.3.3MOS晶体管及其寄生效应
2.3.4小尺寸MOS器件凸显的问题与按比例缩小理论
2.3.5集成电路中的二极管
2.3.6集成电路中的电阻器
2.3.7集成电路中的电容器
2.3.8集成电路中的电感器
2.4集成电路版图设计基础
2.4.1版图设计规则
2.4.2版图布局
2.4.3版图布线
2.4.4版图验证与数据提交
2.4.5版图基本优化设计技术
第3章集成电路器件模型
3.1二极管模型
3.1.1直流模型
3.1.2大信号模型
3.1.3小信号模型
3.1.4PN结二极管温度效应
3.2双极型晶体管模型
3.2.1EM模型
3.2.2GP模型
3.3MOS场效应晶体管模型
3.3.1MOSFET电流方程模型
3.3.2MOSFET大信号模型
3.3.3MOSFET小信号模型
3.3.4MOSFET二阶及高阶效应模型
3.4噪声模型
3.4.1噪声源类型
3.4.2集成电路器件噪声模型
第4章SPICE模拟程序
4.1SPICE简介
4.2SPICE电路描述语句
4.2.1电路输入语句和格式
4.2.2SPICE的输出语句和输出变量
4.3SPICE电路分析功能介绍
4.3.1直流分析
4.3.2交流小信号分析
4.3.3瞬态分析
4.3.4傅里叶分析
4.3.5通用参数扫描分析
4.3.6蒙特卡罗分析
4.3.7最坏情况分析
4.3.8温度分析
|
目录
第1章绪论
1.1集成电路的诞生和发展
1.2集成电路分类
1.3集成电路产业链
1.4集成电路设计与EDA技术
1.4.1集成电路设计
1.4.2集成电路设计自动化技术的发展
第2章集成电路工程基础
2.1平面工艺基础
2.1.1薄膜的制备
2.1.2光刻工艺和技术
2.1.3掺杂技术
2.2集成电路制造基本工艺流程
2.2.1双极型集成电路制造工艺流程
2.2.2CMOS集成电路制造工艺流程
2.2.3BiCMOS集成电路制造工艺简介
2.3集成电路中的元件
2.3.1NPN晶体管及其寄生效应
2.3.2PNP晶体管及其寄生效应
2.3.3MOS晶体管及其寄生效应
2.3.4小尺寸MOS器件凸显的问题与按比例缩小理论
2.3.5集成电路中的二极管
2.3.6集成电路中的电阻器
2.3.7集成电路中的电容器
2.3.8集成电路中的电感器
2.4集成电路版图设计基础
2.4.1版图设计规则
2.4.2版图布局
2.4.3版图布线
2.4.4版图验证与数据提交
2.4.5版图基本优化设计技术
第3章集成电路器件模型
3.1二极管模型
3.1.1直流模型
3.1.2大信号模型
3.1.3小信号模型
3.1.4PN结二极管温度效应
3.2双极型晶体管模型
3.2.1EM模型
3.2.2GP模型
3.3MOS场效应晶体管模型
3.3.1MOSFET电流方程模型
3.3.2MOSFET大信号模型
3.3.3MOSFET小信号模型
3.3.4MOSFET二阶及高阶效应模型
3.4噪声模型
3.4.1噪声源类型
3.4.2集成电路器件噪声模型
第4章SPICE模拟程序
4.1SPICE简介
4.2SPICE电路描述语句
4.2.1电路输入语句和格式
4.2.2SPICE的输出语句和输出变量
4.3SPICE电路分析功能介绍
4.3.1直流分析
4.3.2交流小信号分析
4.3.3瞬态分析
4.3.4傅里叶分析
4.3.5通用参数扫描分析
4.3.6蒙特卡罗分析
4.3.7最坏情况分析
4.3.8温度分析
4.3.9噪声分析
4.3.10其他常用的控制命令
第5章双极型数字集成电路
5.1简易TTL与非门
5.1.1工作原理
5.1.2电压传输特性与抗干扰能力
5.1.3负载能力
5.1.4瞬态特性
5.1.5电路功耗
5.1.6多发射极输入晶体管设计
5.2TTL与非门的改进形式
5.2.1三管单元TTL与非门
5.2.2四管单元TTL与非门
5.2.3五管单元TTL与非门
5.2.4六管单元TTL与非门
5.2.5肖特基晶体管和STTL与非门
5.2.6LSTTL和ALSTTL与非门
5.3TTL与非门的逻辑扩展
5.3.1TTL基本门电路
5.3.2TTL OC门电路
5.3.3TTL三态门电路
5.3.4TTL施密特逻辑门电路
5.3.5TTL触发器电路
5.4TTL中大规模集成电路
5.4.1中大规模集成电路的结构特点
5.4.2TTL简化逻辑门
5.4.3单管逻辑门电路
5.4.4内部简化触发器
5.5TTL集成电路版图解析
5.5.1TTL与非门版图解析
5.5.2LSTTL或门版图解析
5.6ECL集成电路
5.6.1ECL基本门的工作原理
5.6.2ECL电路的逻辑扩展
5.6.3ECL电路版图设计特点
5.7I2L集成电路
5.7.1I2L基本单元的工作原理
5.7.2I2L电路的逻辑组合
5.7.3I2L电路版图设计特点
第6章CMOS数字集成电路设计
6.1CMOS反相器
6.1.1工作原理
6.1.2直流传输特性与噪声容限
6.1.3瞬态特性
6.1.4功耗特性
6.2传输门
6.2.1单沟MOS传输门
6.2.2CMOS传输门
6.3CMOS基本逻辑电路
6.3.1标准CMOS静态逻辑门
6.3.2伪NMOS逻辑与差分级联电压开关逻辑
6.3.3CMOS三态门
6.3.4传输门逻辑和差动传输管逻辑
6.3.5CMOS动态逻辑
6.4CMOS触发器
6.4.1RS触发器
6.4.2D触发器
6.4.3CMOS施密特触发器
6.5加法器电路
6.5.1全加器和半加器
6.5.2逐位进位加法器
6.5.3进位选择加法器
6.5.4超前进位加法器
6.6MOS存储器
6.6.1存储器概述
6.6.2MASK ROM
6.6.3可擦写ROM
6.6.4随机存取存储器
6.6.5按内容寻址存储器
6.7CMOS集成电路版图设计特点
6.7.1抗闩锁设计
6.7.2抗静电设计
6.8集成电路实现方法
6.8.1全定制设计方法
6.8.2门阵列设计方法
6.8.3标准单元设计方法
6.8.4积木块设计方法
6.8.5可编程逻辑器件方法
第7章模拟集成电路设计
7.1概述
7.2电流镜
7.2.1基本MOS电流镜
7.2.2共源共栅电流镜
7.2.3双极型电流镜
7.3基准源
7.3.1电压基准源
7.3.2电流基准源
7.4CMOS单级放大器
7.4.1共源极放大器
7.4.2共漏极放大器
7.4.3共栅极放大器
7.4.4共源共栅极放大器
7.4.5四种典型结构的特点归纳
7.5双极型单级放大器
7.5.1共射极放大器
7.5.2共集极放大器
7.5.3共基极放大器
7.6差动放大器
7.6.1差动工作方式
7.6.2基本差动对
7.6.3共模响应
7.7放大器的频率特性
7.7.1密勒效应
7.7.2共源极的频率特性
7.7.3共漏极的频率特性
7.7.4共栅极的频率特性
7.7.5共源共栅极的频率特性
7.7.6差动放大器的频率特性
7.8噪声
7.8.1噪声有关特性
7.8.2电路中的噪声计算
7.9运算放大器及频率补偿
7.9.1性能参数
7.9.2一级运放
7.9.3两级运放
7.9.4反馈及频率补偿
7.10比较器
7.10.1比较器的特性
7.10.2比较器的类型
7.10.3高速比较器的设计
7.11开关电容电路
7.11.1基本开关电容
7.11.2基本单元
7.11.3开关电容滤波器
7.12数据转换电路
7.12.1数模转换器
7.12.2模数转换器
7.13模拟电路的版图设计特点
7.13.1晶体管
7.13.2对称性
7.13.3无源器件
7.13.4噪声问题
第8章数字集成电路自动化设计
8.1数字集成电路设计方法学概述
8.1.1层次化设计方法
8.1.2电子设计自动化设计流程
8.2Verilog硬件描述语言
8.2.1Verilog HDL基础
8.2.2Verilog HDL门级建模
8.2.3Verilog HDL数据流建模
8.2.4Verilog HDL行为级建模
8.2.5Verilog HDL层次式建模
8.3设计综合
8.3.1行为综合
8.3.2逻辑综合
8.3.3版图综合
8.4设计验证
8.4.1设计验证的基本内容
8.4.2功能验证概述
8.4.3基于模拟的验证
8.4.4时序验证概述
第9章集成电路的测试技术
9.1故障模型
9.1.1固定型故障
9.1.2桥接故障
9.1.3延迟故障
9.1.4IDDQ故障
9.2测试向量生成
9.2.1异或法
9.2.2布尔差分法
9.2.3单路径敏化法
9.2.4D算法
9.2.5FAN算法
9.3可测性设计
9.3.1专用可测性设计技术
9.3.2扫描测试技术
9.3.3内建自测试技术
9.3.4边界扫描技术
9.4系统芯片的测试结构及标准
9.4.1SoC测试结构
9.4.2内核测试标准IEEE 1500
第10章SoC设计概论
10.1SoC简介
10.1.1SoC概述
10.1.2SoC结构
10.1.3SoC的技术特点
10.2SoC设计方法学
10.2.1SoC设计流程
10.2.2基于平台的SoC设计方法
10.2.3SoC设计自动化技术的发展
10.3IP核的设计和复用
10.3.1IP核的几种形态
10.3.2IP核设计和复用技术
10.4SoC/IP验证技术
10.4.1SoC验证的特点
10.4.2SoC验证方法学
10.5基于片上网络互连的多核SoC
10.5.1MPSoC简介
10.5.2MPSoC片上通信结构的发展
10.5.3片上网络技术
10.6SoC技术的发展
10.6.1SoC技术发展趋势
10.6.2纳米工艺制程中CMOS器件技术的发展
10.6.3纳米级集成电路材料和工艺设备的发展
参考文献
|
亲,大宗购物请点击企业用户渠道>小苏的服务会更贴心!
亲,很抱歉,您购买的宝贝销售异常火爆让小苏措手不及,请稍后再试~
非常抱歉,您前期未参加预订活动,
无法支付尾款哦!
抱歉,您暂无任性付资格