由于此商品库存有限,请在下单后15分钟之内支付完成,手慢无哦!
100%刮中券,最高50元无敌券,券有效期7天
活动自2017年6月2日上线,敬请关注云钻刮券活动规则更新。
如活动受政府机关指令需要停止举办的,或活动遭受严重网络攻击需暂停举办的,或者系统故障导致的其它意外问题,苏宁无需为此承担赔偿或者进行补偿。
醉染图书众核处理器——原理、设计与优化9787302567462
¥ ×1
章 绪论
1.1处理器发展概述
1.2众核处理器简介
1.3指令调度技术
1.4片上网络通信技术
1.5能耗优化技术
1.6小结
参考文献
第2章 众核处理器架构
2.1处理器架构概述
2.2瓷片众核处理器架构
.存储机制
..1存储层次结构
..2共享Cache架构
..私有Cache架构
2.4互连网络
2.4.1片上网络通信机制
2.4.2片上网络优化技术
2.5小结
参考文献
第3章 众核处理器存储优化
3.1存储层次结构
3.2Cache优化技术
3.3存储结构优化设计
3.3.1自适应共享Cache结构
3.3.2自适应私有Cache架构
3.4互连网络与Cache协同设计
3.4.1片上网络优化设计
3.4.2片上网络与自适应Cache的协同设计
3.5小结
参考文献
第4章 处理器核运算资源优化
4.1流处理器
4.2流程序的核心映和调度
4.3运算资源利用率优化技术
4.3.1同构多线程与核心联合
4.3.2运算单元高利用率调度
4.4利用率感知的核心映和调度技术
4.4.1众核流处理架构建模
4.4.2核心映与调度优化
4.5小结
参考文献
第5章 基于片上网络的通信优化
5.1片上网络混合策略
5.2片上网络和能耗建模
5.3片上网络优化技术
5.3.1虚拟电路交换片上网络路由器
5.3.2混合虚拟电路路径分配算法
5.4片上网络众核编译框架协同设计
5.4.1众核编译框架总体设计
5.4.2可执行代码编译生成
5.5小结
参考文献
第6章 处理器能耗与温度优化
6.1能耗与温度优化原理
6.2处理核能耗与温度建模
6.3处理核指令编译
6.3.1漏电功耗优化调度
6.3.2温度优化的负载均衡
6.4众核任务调度优化技术
6.4.1多任务子图划分和子网分配
6.4.2启发式子任务映
6.5小结
参考文献
李兆麟,清华大学长聘教授,从事异构多核/众核处理器、智能处理器、并行编程等领域研究,主持“核高基”重大专项、重点研发计划、自然科学等多个项目,在IEEE期刊与靠前会议发表100多篇,出版教材2部。
众核处理器受到了学术界和工业界越来越广泛的关注,不同领域的应用算法越来越复杂多样,需要处理的数据量也越来越大,导致众核处理器能、存储、能耗问题日益严重。本书针对众核处理器,重点介绍架构优化、运算资源优化、存储优化、通信优化以及能耗与温度优化等方面的关键技术
亲,大宗购物请点击企业用户渠道>小苏的服务会更贴心!
亲,很抱歉,您购买的宝贝销售异常火爆让小苏措手不及,请稍后再试~
非常抱歉,您前期未参加预订活动,
无法支付尾款哦!
抱歉,您暂无任性付资格