返回首页
苏宁会员
购物车 0
易付宝
手机苏宁

服务体验

店铺评分与同行业相比

用户评价:----

物流时效:----

售后服务:----

  • 服务承诺: 正品保障
  • 公司名称:
  • 所 在 地:
本店所有商品

  • 全新正版CMOS集成电路EDA技术9787111703501机械工业出版社
    • 作者: 戴澜,张晓波,陈铖颖著 | 戴澜,张晓波,陈铖颖编 | 戴澜,张晓波,陈铖颖译 | 戴澜,张晓波,陈铖颖绘
    • 出版社: 机械工业出版社
    • 出版时间:2021-07-01
    送至
  • 由""直接销售和发货,并提供售后服务
  • 加入购物车 购买电子书
    服务

    看了又看

    商品预定流程:

    查看大图
    /
    ×

    苏宁商家

    商家:
    如梦图书专营店
    联系:
    • 商品

    • 服务

    • 物流

    搜索店内商品

    商品分类

    商品参数
    • 作者: 戴澜,张晓波,陈铖颖著| 戴澜,张晓波,陈铖颖编| 戴澜,张晓波,陈铖颖译| 戴澜,张晓波,陈铖颖绘
    • 出版社:机械工业出版社
    • 出版时间:2021-07-01
    • 版次:2
    • 印次:1
    • 字数:457
    • 页数:361
    • 开本:16开
    • ISBN:9787111703501
    • 版权提供:机械工业出版社
    • 作者:戴澜,张晓波,陈铖颖
    • 著:戴澜,张晓波,陈铖颖
    • 装帧:平装
    • 印次:1
    • 定价:109.00
    • ISBN:9787111703501
    • 出版社:机械工业出版社
    • 开本:16开
    • 印刷时间:暂无
    • 语种:暂无
    • 出版时间:2021-07-01
    • 页数:361
    • 外部编号:11590030
    • 版次:2
    • 成品尺寸:暂无

    第2版前言 版前言 章CMOS集成电路EDA技术 1 1.1CMOS集成电路EDA技术概述1 1.2CMOS模拟集成电路设计流程3 1.3CMOS模拟集成电路EDA工具分类5 1.4CMOS数字集成电路设计流程9 1.5CMOS数字集成电路EDA工具分类11 1.6小结13 第2章模拟电路设计及工具Cadence Spectre14 2.1Spectre的特点14 2.2Spectre的设计方法16 .Spectre与EDA软件的连接17 2.4Spectre的基本操作18 2.4.1Cadence Spectre启动设置18 2.4.2Spectre主窗口和选项介绍12..3设计库管理器介绍22 2.4.4电路图编辑器介绍25 2.4.5模拟设计环境介绍22..6波形显示窗口介绍32 2.4.7波形计算器介绍37 2.5Spectre库中的基本器件42 2.5.1无源器件42 2.5.2有源器件42 2.5.3信号源43 2.6低压差线稳压器的设计与4 2.7高阶功能与实例53 2.7.1FFT3 2.7.2Monte Carlo9 2.8小结65 第3章版图设计工具Cadence Virtuoso66 3.1Virtuoso界面介绍66 3.1.1窗口标题栏68 3.1.2状态栏69 3.1.3菜单栏69 3.1.4图标菜单77 3.1.5设计区域79 3.1.6光标和指针79 3.1.7鼠标状态80 3.1.8提示栏81 3.1.9层选择窗口81 3.2Virtuoso基本操作83 3.2.1创建矩形83 3.2.2创建多边形84 3..创建路径85 3.2.4创建标识名86 3.2.5创建器件和阵列86 3.2.6创建接触孔88 3.2.7创建圆形图形88 3.2.8移动命令90 3.2.9复制命令91 3.2.10拉伸命令91 3.2.11删除命令9 .2.12合并命令9 .2.13选择和放弃选择命令93 3.2.14改变层次关系命令94 3.2.15切割命令96 3.2.16旋转命令97 3.2.17属命令98 3.2.18分离命令99 3.3运算放大器版图设计实例100 3.3.1NMOS晶体管版图设计100 3.3.2运算放大器版图设计106 3.4小结114 第4章模拟版图验及参数提取工具Mentor Calibre115 4.1Mentor Calibre版图验工具调用115 4.1.1Virtuoso Layout Editor工具启动115 4.1.2采用Calibre图形界面启动118 4.1.3采用Calibre View查看器启动118 4.2Mentor Calibre DRC验120 4.2.1Calibre DRC验简介120 4.2.2Calibre DRC界面介绍122 4..Calibre DRC验流程举例128 4.3Mentor Calibre LVS验137 4.3.1Calibre LVS验简介137 4.3.2Calibre LVS界面介绍138 4.3.3Calibre LVS验流程举例14.4Mentor Calibre寄生参数提取158 4.4.1Calibre PEX验简介158 4.4.2Calibre PEX界面介绍15.4.3Calibre PEX流程举例16.5小结175 第5章硬件描述语言及工具Modelsim176 5.1硬件描述语言及概述176 5.2硬件描述语言与应用实例177 5.2.1硬件描述语言基础177 5.2.2硬件描述语言应用实例185 5..硬件描述语言的可综合设计190 5.2.4硬件描述语言设计实例191 5.3数字电路工具Modelsim195 5.3.1Modelsim的特点与应用196 5.3.2Modelsim的基本使用199 5.3.3Modelsim的进阶使用208 5.4小结2 第章数字逻辑综合及Design Compiler224 6.1逻辑综合概述224 6.1.1逻辑综合的定义及发展历程224 6.1.2逻辑综合的流程225 6.2DesignCompiler简介226 6.2.1DesignCompiler的功能226 6.2.2DesignCompiler的使用模式227 6..DC-Tcl简介228 6.3DesignCompiler综合设计2 ..1启动工具及初始环境配置2 ..2综合库4 ..3DesignCompiler综合流程5 .4静态时序分析与设计约束243 6.4.1静态时序分析243 6.4.2亚稳态245 6.4.3时钟的约束245 6.4.4输入输出路径的约束247 6.4.5组合逻辑路径的约束248 6.4.6时间预算246..7设计环境约束250 6.4.8多时钟同步设计约束253 6.4.9异步设计约束255 6.4.10多时钟的时序约束256 6.5基于状态机的交通灯综合258 6.6小结262 第7章数字电路物理层设计工具IC Compiler263 7.1IC Compiler简介263 7.2IC Compiler物理层设的据准备265 7.2.1逻辑层数据265 7.2.2物理层数据266 7..设据266 7.3创建设据库与后端数据的设置267 7.3.1逻辑库设置267 7.3.2物理库设置267 7.3.3文件设置268 7.3.4创建设据库268 7.3.5库文件检查268 7.3.6网表导入268 7.3.7Tlu+文件设置与检查269 7.3.8电源网络设置269 7.3.9TIE单元设置270 7.3.10导入SDC文件并进行时序约束检查270 7.3.11定时序优化参数271 7.4不同PVT角下综合优化的设置方法273 7.4.1scenario的建立274 7.4.2PVT角设定274 7.5宏单元与IO布局276 7.5.1IO布局与芯片布局空间创建276 7.5.2宏单元的摆放277 7.6电源网络的设计与分析278 7.6.1设计电源和地环278 7.6.2设计电源和地条278 7.6.3连接宏单元和标准单元279 7.7标准单元的布局与优化280 7.7.1检查需要添加tap cell281 7.7.2spare cell的标识281 7.7.3检查设计输入文件与约束281 7.7.4确认所有路径已经被正确地设置281 7.8时钟树综合与优化283 7.8.1综合前的检查283 7.8.2时钟树综合设置283 7.8.3执行时钟树综合核心命令286 7.9芯片布线与优化287 7.9.1布线前的检查287 7.9.2ICC布线相关设置287 7.9.3天线效应简介与设置289 7.9.4执行布线命令290 7.10芯片ECO与设计文件导出291 7.10.1Freeze silicon ECO291 7.10.2unconstrained ECO291 7.10.3设计结果导出292 7.11小结292 第8章数字电路物理层设计工具Encounter293 8.1Encounter工具发展历史293 8.2Encounter设计流程介绍294 8.3数据准备295 8.3.1设据295 8.3.2逻辑库数据296 8.3.3物理库数据297 8.3.4数据准备常用的指令与流程297 8.4布图规划与布局301 8.4.1布图与IO排布301 8.4.2电源网络设计303 8.4.3标准单元的布局与优化 303 8.4.4布图规划与布局常用指令与流程304 8.5时钟树综合311 8.5.1时钟树综合简介311 8.5.2时钟树流程与优化313 8.6芯片布线315 8.6.1芯片布线工具简介315 8.6.2特殊布线315 8.6.3一般布线316 8.6.4芯片布线流程与优化316 8.7芯片ECO与DFM318 8.7.1ECO流程与优化318 8.7.2DFM流程与优化321 8.8小结321 第9章集成电路反向分析EDA技术322 9.1集成电路反向分析概述322 9.1.1反向分析技术的主要应用3 .1.2反向分析技术的主要流程325 9.1.3反向分析EDA技术326 9.2电路网表提取328 9.2.1网表提取概述328 9.2.2网表提取流程331 9..模拟单元提取336 9.2.4数字单元提取344 9.2.5线网绘制与检查346 9.2.6数据的导入和导出348 9.3电路层次化分析整理351 9.3.1电路分析整理概述351 9.3.2层次化整理流程352 9.3.3模拟电路的层次化整理354 9.3.4数字电路的层次化整理357 9.3.5整理数据的导出360 9.4小结361 参考文献362

    集成电路发展到今天,单芯片内能够集成高达百亿个晶体管,在集成电路的设计中需要依靠设计化(EDA)工具进行电路、综合、版图设计、寄生参数提取和后。EDA工具的使用可以使设计者在虚拟的计算机环境中进行早期的设计验,有效缩短了电路实体迭代验的时间,提高了芯片设计的成功率。一款成功的芯片源于无数成功的设计,而成功的设计在很大程度上又取决于有效、成熟的集成电路EDA设计工具。 本书面向微学与固体学专业相关的课程教学要求和集成电路设计相关的工程应用需求,以提高实际工程设计能力为目的,采取循序渐进的方式,介绍了进行CMOS集成电路设计时所需的EDA工具。主要分为EDA设计工具概述、模拟集成电路EDA技术、数字集成电路EDA技术与集成电路反向分析技术等部分。在模拟集成电路方面,依次介绍了电路设计及工具Cadence Spectre、版图设计工具Cadence Virtuoso、版图验及参数提取工具Mentor Calibre在内的各种工具的基本知识和使用方法。在数字集成电路方面,在简单介绍硬件描述语言Verilog HDL的基础上,介绍RTL工具Modelsim、逻辑综合工具Design Compiler、数字后端版图工具IC Compiler和Encounter四大类设计工具。*终对集成电路使用反向EDA技术进行全面的阐述。书中配以电路设计实例,进一步分析各种EDA工具的设计输入方法和技巧,形成一套完整的CMOS集成电路设计流程。 本书使读者通过实例深刻了解使用CMOS集成电路EDA工具进行设计的基本流程和方法,可作为高等院校微学与固体学专业生与集成电路EDA课程的实验教材和辅导书,或者相关专业技术人员的学参书。

    本书具有很好的工程应用。作为“十四五”时期重点出版物出版专项规划项目,同时是重点套系半导体与集成电路关键技术丛书的重点单品。本书面向微学与固体学专业相关的课程教学要求和集成电路设计相关的工程应用需求,以提高实际工程设计能力为目的,采取循序渐进的方式,介绍了进行CMOS集成电路设计时所需的EDA工具。

    售后保障

    最近浏览

    猜你喜欢

    该商品在当前城市正在进行 促销

    注:参加抢购将不再享受其他优惠活动

    x
    您已成功将商品加入收藏夹

    查看我的收藏夹

    确定

    非常抱歉,您前期未参加预订活动,
    无法支付尾款哦!

    关闭

    抱歉,您暂无任性付资格

    此时为正式期SUPER会员专享抢购期,普通会员暂不可抢购