由于此商品库存有限,请在下单后15分钟之内支付完成,手慢无哦!
100%刮中券,最高50元无敌券,券有效期7天
活动自2017年6月2日上线,敬请关注云钻刮券活动规则更新。
如活动受政府机关指令需要停止举办的,或活动遭受严重网络攻击需暂停举办的,或者系统故障导致的其它意外问题,苏宁无需为此承担赔偿或者进行补偿。
正版新书]EDA技术与VHDL设计黄沛昱9787560631325
¥ ×1
章 EDA技术概述
1.1 EDA技术及其发展
1.1.1 EDA技术的概念
1.1.2 EDA技术的发展
1.2 EDA设计流程
1.2.1 FPGA/CPLD工程设计流程
1.2.2 ASlC工程设计方法及流程
1.3 EDA设计方法
1.4 硬件描述语言
1.4.1 硬件描述语言的出现和意义
1.4.2 VHDL和VerilogHDL
1.4.3 硬件描述语言的发展
1.4.4 学习硬件描述语言的要点
1.5 常用EDA工具
1.5.1 集成EDA工具
1.5.2 专用EDA工具
1.5.3 EDA工具的发展趋势
1.6 IP核与EDA技术的关系
习题
第2章 可编程逻辑器件
2.1 可编程逻辑器件概述
2.1.1 从TTL到可编程逻辑
2.1.2 逻辑元件和PLD内部结构电路的
符号表示
2.1.3 PLD的发展历程
2.1.4 PLD的分类
2.2 典型CPLD和.FPGA器件结构
2.2.1 AlteracPLD基本结构
2.2.2 从CPLD到FPGA
2.2.3 Alteraf PGA器件结构
2.2.4 CPLD与IWGA对比
2.3 CPLD和FPGA的编程与配置
2.3.1 CPLD和FPGA的编程与配置概述
2.3.2 CPLD的编程电路
2.3.3 FPGA的配置电路
2.4 典型CPLD和FGA产品
2.4.1 Xilinx公司的CPLD和FPGA
2.4.2 Altera公司的CPLD和FPGA
2.4.3 Lattice公司的cPLD和FPGA
习题
第3章 VHDL语言入门
3.1 VHDL语言概述
3.2 两个简单的组合电路示例
3.2.1 2选1多路选择器的设计
3.2.2 半加器的设计
3.2.3 VHDL代码设计基本结构
3.3 库和程序包
3.3.1 库和程序包的种类
3.3.2 库和程序包的使用
3.3.3 程序包的定义
3.4 实体描述
3.4.1 实体描述语句的结构
3.4.2 端口声明
3.4.3 类属声明
3.5 结构体描述
3.5.1 结构体描述语句结构
3.5.2 说明语句
3.5.3 功能描述语句
3.6 配置
3.7 层次结构的VHDL描述
3.7.1 元件声明和元件例化
3.7.2 类属参量的应用
3.1.8 简单时序电路的描述
习题
第4章 VHDL语言要素
4.1 VHDL文字规则
4.1.1 数值型文字
4.1.2 标识符
4.2 数据对象
4.2.1 常量
4.2.2 变量
4.2.3 信号
4.2.4 变量与信号的比较
4.3 VHDL的数据类型
4.3.1 预定义数据类型
4.3.2 用户自定义数据类型
4.3.3 数据类型的转换
4.4 VHDL操作符
4.4.1 分配操作符
4.4.2 逻辑操作符
4.4.3 算术操作符
4.4.4 关系操作符
4.4.5 移位操作符
4.4.6串联操作符
4.4.7 符号操作符
4.4.8 操作符优先级
4.5 属性
4.5.1 预定义属性
4.5.2 用户自定义属性
习题
第5章 VHDL基本语句
5.1 并行语句
5.1.1 并行语句的特点
5.1.2 进程语句
5.1.3 元件例化语句
5.1.4 并行信号赋值语句
5.1.5 块语句
5.1.6 并行过程调用语句
5.1.7生成语句
5.2 顺序语句
5.2.1 顺序赋值语句
5.2.2 IF语句
5.2.3 CASE语句
5.2.4 LOOP语句
5.2.5 WAIT语句
5.2.6 NuLL语句
5.3 常用语句的比较
5.3.1 球语句与cASE语句的比较
5.3.2 m语句与WHEN/ELSE语句的比较
5.3.3 CASE语句与WHEN/SELECT/WHEN语句的比较
5.4 组合逻辑电路的设计
5.4.1 三态门电路和双向端口的设计
5.4.2 编码器和译码器的设计
5.4.3 串行进位加法器的设计
5.4.4 计算矢量中“0”个数的电路设计
5.5 时序逻辑电路的设计
5.5.1 边沿JK触发器的设计
5.5.2 移位寄存器的设计
5.5.3 数字分频器的设计
5.5.4 两位十进制计数器的设计
习题
第6章 状态机的设计
6.1 状态机概述
6.2 状态机的分类
6.2.1 按状态个数分类
6.2.2 按信号输出分类
6.2.3 按结构分类
6.2.4 按状态的表达方式分类
6.2.5 按与时钟的关系分类
6.3 MOORE型状态机
6.3.1 一个简单的MOORE型状态机的设计
6.3.2 序列检测器的多进程状态机设计
6.3.3 序列检测器的单进程状态机设计
6.4 MEALY型状态机
6.5 状态编码和剩余状态处理
6.5.1 状态编码
6.5.2 剩余状态的处理
6.6 利用Quartas II软件的图形化工具设计状态机
6.7 状态机设计实例
6.6.1 八进制约翰逊计数器的设计
6.6.2 彩灯控制器的设计
6.6.3 信号发生器的设计
习题
第7章 程序包和子程序
7.1程序包
7.2 子程序
7.2.1 函数的创建和调用
7.2.2 函数的重载
7.2.3决断函数
7.2.4过程的创建与调用
7.2.5过程的重载
7.2.6函数与过程的比较
习题
第8章仿真测试平台
8.1 VHDL仿真概述
8.2 几种常见的TestBench模型
8.2.1 简单TestBench
8.2.2 带有独立源的TestBench
8.2.3 使用TEXTl0的Test Bench
8.3 ASSERT 语句
习题
第9章 数字电子系统设计及典型实例
9.1 数字电子系统的构成
9.2 数字电子系统设计基本流程
9.3 数字电子系统设计实例
9.3.1 数字跑表的设计
9.3.2 十字路u交通信号灯控制系统的设计
9.3.3 离线误码检测仪的设计
习题
附录A 预定义程序包
A1 STD库程序包
A1.1 standard程序包
A1.2 textlo程序包
A 2 IEEE库程序包
A 2.1 scd_logic_1164程序包
A 2.2 std_logic_arith程序包
A 2.3 std_logic_unsigned程序包
A 2.4 std_logic_signed程序包
A 2.5 stdjogic_textlo程序包
附录B VHDL保留关键字
参考文献
亲,大宗购物请点击企业用户渠道>小苏的服务会更贴心!
亲,很抱歉,您购买的宝贝销售异常火爆让小苏措手不及,请稍后再试~
非常抱歉,您前期未参加预订活动,
无法支付尾款哦!
抱歉,您暂无任性付资格