返回首页
苏宁会员
购物车 0
易付宝
手机苏宁

服务体验

店铺评分与同行业相比

用户评价:----

物流时效:----

售后服务:----

  • 服务承诺: 正品保障
  • 公司名称:
  • 所 在 地:

  • 正版 用于逻辑综合的VHDL (美)Andrew Rushton著 北京航空航天大
  • 新华书店旗下自营,正版全新
    • 作者: (美)Andrew Rushton著著 | (美)Andrew Rushton著编 | (美)Andrew Rushton著译 | (美)Andrew Rushton著绘
    • 出版社: 北京航空航天大学出版社
    • 出版时间:2013-11-01
    送至
  • 由""直接销售和发货,并提供售后服务
  • 加入购物车 购买电子书
    服务

    看了又看

    商品预定流程:

    查看大图
    /
    ×

    苏宁商家

    商家:
    美阅书店
    联系:
    • 商品

    • 服务

    • 物流

    搜索店内商品

    商品分类

    商品参数
    • 作者: (美)Andrew Rushton著著| (美)Andrew Rushton著编| (美)Andrew Rushton著译| (美)Andrew Rushton著绘
    • 出版社:北京航空航天大学出版社
    • 出版时间:2013-11-01
    • 版次:1
    • 印次:1
    • 印刷时间:2014-01-01
    • 字数:623000
    • 页数:453
    • 开本:小16开
    • ISBN:9787512413665
    • 版权提供:北京航空航天大学出版社
    • 作者:(美)Andrew Rushton著
    • 著:(美)Andrew Rushton著
    • 装帧:平装
    • 印次:1
    • 定价:89.00
    • ISBN:9787512413665
    • 出版社:北京航空航天大学出版社
    • 开本:小16开
    • 印刷时间:2014-01-01
    • 语种:中文
    • 出版时间:2013-11-01
    • 页数:453
    • 外部编号:8177879
    • 版次:1
    • 成品尺寸:暂无

    第1章 引言
    1.1 VHDL设计周期
    1.2 VHDL的起源
    1.3 标准化过程
    1.4 VHDL标准的统
    1.5 可移植性
    第2章 寄存器传输级设计
    2.1 RTL设计阶段
    2.2 电路举例
    2.3 确定数据运算
    2.4 确定数据精度
    2.5 确定所用资源
    2.6 运算资源的配置
    2.7 设计控制器
    2.8 设计复位机制
    2.9 RTL设计的VHDL描述
    2.10 综合结果
    第3章 组合逻辑
    3.1 设计单元
    3.2 实体和结构体
    3.3 仿真模型
    3.4 综合模板
    3.5 信号和端口
    3.6 初始值
    3.7 简单信号的赋值
    3.8 条件信号赋值
    3.9 受选信号赋值
    3.10 样例
    第4章 基本类型
    4.1 可综合的类型
    4.2 标准类型
    4.3 标准操作符
    4.4 比特(bit)类型
    4.5 布尔(boolean)类型
    4.6 整数(Integer)类型
    4.6.1 Type Integer
    4.6.2 自定义整数
    4.6.3 整数子类型
    4.6.4 综合解释
    4.7 枚举类型
    4.8 多值逻辑类型
    4.9 记录
    4.10 数组
    4.11 集合体、字符串和位串
    4.12 属性
    4.12.1 整数类型和枚举类型
    4.12.2 数组属性
    4.13 关于被选中信号赋值的几个问题
    第5章 操作符
    5.1 标准操作符
    5.2 操作符的优先级
    5.3 布尔操作符
    5.4 比较操作符
    5.4.1 综合解释
    5.4.2 整数类型和枚举类型
    5.4.3 数组类型
    5.5 移位操作符
    5.5.1 固定移位位数
    5.5.2 可变移位位数
    5.6 算术操作符
    5.6.1 综合解释
    5.6.2 正号
    5.6.3 负号
    5.6.4 求绝对值操作符abs
    5.6.5 加法操作符
    5.6.6 减法操作符
    5.6.7 乘法操作符
    5.6.8 除法操作符
    5.6.9 求模操作符
    5.6.10 求余操作符
    5.6.11 幂指数操作符
    5.7 拼接操作符
    第6章 综合类型
    6.1 综合类型系统
    6.2 使程序包可见
    6.2.1 情景1:由供应商提供的VHDL-2008程序包
    6.2.2 情景2:使用VHDL-1993兼容程序包
    6.2.3 VHDL-2008 Context(上下文)声明
    6.3 逻辑类型- Std_Logic_1164
    6.3.1 std-logic-位逻辑类型
    6.3.2 std-logic-vector-多位逻辑类型
    6.3.3 操作符
    6.3.4 比较操作符
    6.3.5 布尔操作符
    6.3.6 移位操作符
    6.4 数值类型-Numeric-Std
    6.4.1 所提供的类型
    6.4.2 Resize函数
    6.4.3 操作符
    6.4.4 比较操作符
    6.4.5 布尔操作符
    6.4.6 移位操作符
    6.4.7 算术操作符
    6.5 定点类型- Fixed_Pkg
    6.5.1 提供的类型
    6.5.2 溢出模式和下溢模式
    6.5.3 Resize函数
    6.5.4 操作符
    6.5.5 比较操作符
    6.5.6 布尔操作符
    6.5.7 移位操作符
    6.5.8 算术操作符
    6.5.9 实用函数
    6.6 浮点类型-Float_Pkg
    6.6.1 Float类型
    6.6.2 解释浮点数
    6.6.3 溢出,下溢和错误模式
    6.6.4 舍入模式
    6.6.5 模式选择
    6.6.6 函数和操作符
    6.6.7 分类函数
    6.6.8 操作符
    6.6.9 比较操作符
    6.6.10 布尔操作符
    6.6.11 算术操作符
    6.6.12 Resize函数
    6.6.13 实用函数
    6.7 类型转换
    6.7.1 位保留转换
    ……
    第7章 Std-Logic-Arith(标准算术
    第8章 时序VHDL
    第9章 寄存器
    第10章 层次结构
    第11章 子程序
    第12章 特殊结构
    第13章 测试平台
    第14章 库
    第15章 案例分析
    附录A 程序包列表
    附录B 语法参考
    参考文献

    《国外数字系统设计经典教材系列:用于逻辑综合的VHDL(第3版)》侧重于介绍面向逻辑综合的VHDL程序的编写方法,全面介绍了可综合的VHDL语法条款。但是,考虑到测试工作的重要性,《国外数字系统设计经典教材系列:用于逻辑综合的VHDL(第3版)》也介绍了一部分很为实用的与编写测试平台有关的VHDL语法。《国外数字系统设计经典教材系列:用于逻辑综合的VHDL(第3版)》的读者对象是数字系统设计工程师和正在学习逻辑综合技术的硕士研究生。

    售后保障

    最近浏览

    猜你喜欢

    该商品在当前城市正在进行 促销

    注:参加抢购将不再享受其他优惠活动

    x
    您已成功将商品加入收藏夹

    查看我的收藏夹

    确定

    非常抱歉,您前期未参加预订活动,
    无法支付尾款哦!

    关闭

    抱歉,您暂无任性付资格

    此时为正式期SUPER会员专享抢购期,普通会员暂不可抢购