返回首页
苏宁会员
购物车 0
易付宝
手机苏宁

服务体验

店铺评分与同行业相比

用户评价:----

物流时效:----

售后服务:----

  • 服务承诺: 正品保障
  • 公司名称:
  • 所 在 地:

  • 现代数字电路与系统设计 江国强 编著 专业科技 文轩网
  • 新华书店正版
    • 作者: 江国强 编著著
    • 出版社: 电子工业出版社
    • 出版时间:2017-07-01 00:00:00
    送至
  • 由""直接销售和发货,并提供售后服务
  • 加入购物车 购买电子书
    服务

    看了又看

    商品预定流程:

    查看大图
    /
    ×

    苏宁商家

    商家:
    文轩网图书旗舰店
    联系:
    • 商品

    • 服务

    • 物流

    搜索店内商品

    商品分类

         https://product.suning.com/0070067633/11555288247.html

     

    商品参数
    • 作者: 江国强 编著著
    • 出版社:电子工业出版社
    • 出版时间:2017-07-01 00:00:00
    • 版次:1
    • 印次:1
    • 印刷时间:2017-07-01
    • 字数:512千字
    • 页数:248
    • 开本:16开
    • 装帧:平装
    • ISBN:9787121315718
    • 国别/地区:中国
    • 版权提供:电子工业出版社

    现代数字电路与系统设计

    作  者:江国强 编著
    定  价:49.9
    出 版 社:电子工业出版社
    出版日期:2017年07月01日
    页  数:248
    装  帧:平装
    ISBN:9787121315718
    主编推荐

    内容简介

    全书共8章,包括Verilog HDL、门电路的设计、组合逻辑电路的设计、触发器的设计、时序逻辑电路的设计、存储器的设计、常用EDA软件。数字电路及系统设计都是基于Verilog HDL完成的,每个设计都经过了电子设计自动化(EDA)软件的编译和仿真,或经过EDA试验开发系统平台的验证,确保无误。

    作者简介

    江国强,桂林电子科技大学信息科技学院,教授,主持编写了《数字逻辑电路技术》、《EDA技术与应用》等多本教材。

    精彩内容

    目录
    第1章VerilogHDL
    1.1VerilogHDL设计模块的基本结构
    1.1.1模块端口定义
    1.1.2模块内容
    1.2VerilogHDL的词法
    1.2.1空白符和注释
    1.2.2常数
    1.2.3字符串
    1.2.4关键词
    1.2.5标识符
    1.2.6操作符
    1.2.7VerilogHDL数据对象
    1.3VerilogHDL的语句
    1.3.1赋值语句
    1.3.2条件语句
    1.3.3循环语句
    1.3.4结构声明语句
    1.3.5语句的顺序执行与并行执行
    1.4VerilogHDL仿真
    1.4.1VerilogHDL仿真支持语句
    1.4.2VerilogHDL测试平台软件的设计
    第2章门电路的设计
    2.1用assign语句设计门电路
    2.1.1四-2输入与非门7400的设计
    2.1.2六反相器7404的设计
    2.2用门级元件例化方式设计门电路
    2.2.1用元件例化方式设计四-2输入端与非门
    2.2.2用门级元件例化方式设计六反相器
    2.3三态输出电路的设计
    2.3.1三态输出门的设计
    2.3.2集成三态输出缓冲器的设计
    第3章组合逻辑电路的设计
    3.1算术运算电路的设计
    3.1.1一般运算电路的设计
    3.1.2集成运算电路的设计
    3.2编码器的设计
    3.2.1普通编码器的设计
    3.2.2集成编码器的设计
    3.3译码器的设计
    3.3.14线-10线BCD译码器7442的设计
    3.3.24线-16译码器74154的设计
    3.3.33线-8线译码器74138的设计
    3.3.4七段显示译码器7448的设计
    3.4数据选择器的设计
    3.4.18选1数据选择器74151的设计
    3.4.2双4选1数据选择器74153的设计
    3.4.316选1数据选择器161mux的设计
    3.4.4三态输出8选1数据选择器74251的设计
    3.5数值比较器的设计
    3.5.14位数值比较器7485的设计
    3.5.28位数值比较器74684的设计
    3.5.3带使能控制的8位数值比较器74686的设计
    3.6奇偶校验器的设计
    3.6.18位奇偶产生器/校验器74180的设计
    3.6.29位奇偶产生器
    3.7码转换器的设计
    3.7.1BCD编码之间的码转换器的设计
    3.7.2数制之间的码转换器的设计
    3.7.3明码与密码转换器的设计
    第4章触发器的设计
    4.1RS触发器的设计
    4.1.1基本RS触发器的设计
    4.1.2钟控RS触发器的设计
    4.2D触发器的设计
    4.2.1D锁存器的设计
    4.2.2D触发器的设计
    4.2.3集成D触发器的设计
    4.3JK触发器的设计
    4.3.1具有置位端的JK触发器7471的设计
    4.3.2具有异步复位的JK触发器
    4.3.3具有异步置位和共用异步复位与时钟的双JK触发器7478的设计
    第5章时序逻辑电路的设计
    5.1数码寄存器的设计
    5.1.18D锁存器74273的设计
    5.1.28D锁存器(三态输出)CT74373的设计
    5.2移位寄存器的设计
    5.2.14位移位寄存器74178的设计
    5.2.2双向移位寄存器74194的设计
    5.3计数器的设计
    5.3.1十进制同步计数器(异步复位)74160的设计
    5.3.24位二进制同步计数器(异步复位)74161的设计
    5.3.34位二进制同步计数器(同步复位)74163的设计
    5.3.44位二进制同步加/减计数器74191的设计
    5.4专用数字电路的设计
    5.4.1顺序脉冲发生器的设计
    5.4.2序列信号发生器的设计
    5.4.3伪随机信号发生器的设计
    5.4.4序列信号检测器的设计
    5.4.5流水灯控制器的设计
    5.4.6抢答器的设计
    5.4.7串行数据检测器的设计
    第6章存储器的设计
    6.1RAM的设计
    6.2ROM的设计
    第7章数字电路系统的设计
    7.1数字电路系统的设计方法
    7.1.1数字电路系统设计的图形编辑方式
    7.1.2用元件例化方式实现系统设计
    7.28位串行加法器的设计
    7.2.1基本元件的设计
    7.2.28位串行加法器的顶层设计
    7.324小时计时器的设计
    7.3.12千万分频器的设计
    7.3.260进制分频器的设计
    7.3.324进制分频器的设计
    7.3.424小时计时器的顶层设计
    7.4万年历的设计
    7.4.1控制器的设计
    7.4.2数据选择器mux_4的设计
    7.4.3数据选择器mux_16的设计
    7.4.4年月日计时器的设计
    7.4.5万年历的顶层设计
    7.5倒计时器的设计
    7.5.1控制器contr100_s的设计
    7.5.260进制减法计数器的设计
    7.5.324进制减法计数器的设计
    7.5.4100进制减法计数器的设计
    7.5.5倒计时器的顶层设计
    7.6交通灯控制器的设计
    7.6.1100进制减法计数器的设计
    7.6.2控制器的设计
    7.6.3交通灯控制器的顶层设计
    7.7出租车计费器的设计
    7.7.1计费器的设计
    7.7.2出租车计费器的顶层设计
    7.8波形发生器的设计
    7.8.1计数器t256的设计
    7.8.2存储器rom0的设计
    7.8.3多路选择器mux_1的设计
    7.8.4波形发生器的顶层设计
    7.9数字电压表的设计
    7.9.1分频器clkgen的设计
    7.9.2控制器contr_2的设计
    7.9.3存储器myrom_dyb的设计
    7.9.4数字电压表的顶层设计
    7.108位十进制频率计设计
    7.10.1测频控制信号发生器testctl的设计
    7.10.2十进制加法计数器t10x8的设计
    7.10.38位十进制锁存器reg4x8的设计
    7.10.4频率计的顶层设计
    第8章常用EDA软件
    8.1QuartusII13.0软件
    8.1.1QuartusII软件的主界面
    8.1.2QuartusII的图形编辑输入法
    8.1.3QuartusII的文本编辑输入法
    8.1.4嵌入式逻辑分析仪的使用方法
    8.1.5嵌入式锁相环的设计方法
    8.1.6设计优化
    8.1.7QuartusII的RTL阅读器
    8.2ModelSim
    8.2.1ModelSim的图形用户交互方式
    8.2.2ModelSim的交互命令方式
    8.2.3ModelSim的批处理工作方式
    8.2.4在QuartusII13.0中使用ModelSim仿真
    8.3基于Matlab/DSPBuilder的DSP模块设计
    8.3.1设计原理
    8.3.2DSPBuilder的层次设计
    8.4NiosII嵌入式系统开发软件
    8.4.1NiosII的硬件开发
    8.4.2Qsys系统的编译与下载
    8.4.3NiosII嵌入式系统的软件调试
    8.4.4NiosII的常用组件与编程
    8.4.5基于NiosII的Qsys系统应用
    主要参考文献

    售后保障

    最近浏览

    猜你喜欢

    该商品在当前城市正在进行 促销

    注:参加抢购将不再享受其他优惠活动

    x
    您已成功将商品加入收藏夹

    查看我的收藏夹

    确定

    非常抱歉,您前期未参加预订活动,
    无法支付尾款哦!

    关闭

    抱歉,您暂无任性付资格

    此时为正式期SUPER会员专享抢购期,普通会员暂不可抢购