返回首页
苏宁会员
购物车 0
易付宝
手机苏宁

服务体验

店铺评分与同行业相比

用户评价:----

物流时效:----

售后服务:----

  • 服务承诺: 正品保障
  • 公司名称:
  • 所 在 地:

  • 微型计算机系统原理及应用(国产龙芯处理器的软件和硬件集成基础篇计算机与嵌入式系统系列教材)/教育部产学合作协同育人项目系
  • 新华书店正版
    • 作者: 何宾著
    • 出版社: 电子工业出版社
    • 出版时间:2022-06-01 00:00:00
    送至
  • 由""直接销售和发货,并提供售后服务
  • 加入购物车 购买电子书
    服务

    看了又看

    商品预定流程:

    查看大图
    /
    ×

    苏宁商家

    商家:
    文轩网图书旗舰店
    联系:
    • 商品

    • 服务

    • 物流

    搜索店内商品

    商品分类

         https://product.suning.com/0070067633/11555288247.html

     

    商品参数
    • 作者: 何宾著
    • 出版社:电子工业出版社
    • 出版时间:2022-06-01 00:00:00
    • 版次:1
    • 印次:1
    • 印刷时间:2022-06-01
    • 字数:640000
    • 页数:385
    • 开本:16开
    • 装帧:平装
    • ISBN:9787121435409
    • 国别/地区:中国
    • 版权提供:电子工业出版社

    微型计算机系统原理及应用(国产龙芯处理器的软件和硬件集成基础篇计算机与嵌入式系统系列教材)/教育部产学合作协同育人项目系列丛书

    作  者:何宾 著
    定  价:99
    出 版 社:电子工业出版社
    出版日期:2022年06月01日
    页  数:385
    装  帧:平装
    ISBN:9787121435409
    主编推荐

    内容简介

    本书以龙芯中科技术股份有限公司(简称龙芯)的国产1B处理器为硬件平台,以龙芯生态伙伴苏州市天晟软件科技有限公司的Embedded IDE for Loongson集成开发环境(简称LoongIDE)为软件平台,首次将国产微处理器及其生态系统作为微型计算机原理及接口技术相关课程的理论和实践教学平台。 全书共11章,主要内容包括:微型计算机系统导论,数值的表示和运算,存储器的分类和原理.软件开发工具的下载、安装和应用,指令集架构,中央处理单元的架构,协处理器的架构,汇编语言的程序设计和实现,中断与异常的原理和实现,C语言的程序设计和分析,以及异步串口原理和通信的实现。 本书侧重于对构成微型计算机系统的硬件和软件要素原理的介绍,目的是使读者掌握设计与分析计算机系统硬件和软件要素的一般方法,这些分析方法对于基于其他架构的计算机系统或嵌入式系统同样适用。通过对C语言、汇编语言null

    作者简介

    何宾 知名的嵌入式和EDA技术专家,长期从事计算机和嵌入式系统方面的教学和科研工作,与全球多家知名的半导体厂商和EDA工具厂商密切合作。已经出版电子信息方面的著作共70余部,内容涵盖电路仿真、电路设计、FPGA、数字信号处理、单片机、嵌入式系统等。典型的代表作有《模拟电子系统设计指南(基础篇):从半导体、分立元件到TI集成电路的分析与实现》、《模拟电子系统设计指南(实践篇):从半导体、分立元件到TI集成电路的分析与实现》、《Xilinx Zynq-7000嵌入式系统设计与实现-基于ARM Cortex-A9双核处理器和Vivado的设计方法》、《Altium Designer17一体化设计标准教程-从仿真原理和PCB设计到单片机系统》、《STC8系列单片机开发指南:面向处理器、程序设计和操作系统的分析与应用》等。

    精彩内容

    目录
    第1章 微型计算机系统导论
    1.1 微型计算机的概念
    1.2 主流的处理器架构
    1.2.1 LoongArch架构
    1.2.2 x86架构
    1.2.3 PowerPC架构
    1.2.4 Arm架构
    1.2.5 MIPS架构
    1.2.6 RISC-V架构
    1.3 龙芯处理器基础知识
    1.3.1 龙芯处理器发展历程
    1.3.2 龙芯处理器核的种类和性能
    1.3.3 龙芯产品分类
    1.4 龙芯1B处理器的构成要素
    1.4.1 计算机系统的构成要素
    1.4.2 龙芯1B处理器架构
    1.4.3 龙芯1B处理器的时钟系统
    1.5 计算机系统评价指标和方法
    1.5.1 计算机系统评价的背景
    1.5.2 计算机宏观评价指标
    1.5.3 处理器的评价指标
    第2章 数值的表示和运算
    2.1 数的十进制表示方法
    2.1.1 十进制整数的表示方法
    2.1.2 十进制纯小数的表示方法
    2.1.3 十进制小数的表示方法
    2.2 整数的二进制表示方法
    2.2.1 使用二进制数表示正整数
    2.2.2 使用二进制数表示负整数
    2.2.3 二进制整数的加法运算规则
    2.2.4 二进制整数的减法运算规则
    2.2.5 二进制整数的乘法运算规则
    2.2.6 二进制整数的除法运算规则
    2.3 小数的二进制表示方法
    2.3.1 定点二进制数格式
    2.3.2 定点二进制小数的运算
    2.3.3 浮点二进制数格
    2.4 十六进制数的表示方法
    2.5 八进制数的表示方法
    第3章 存储器的分类和原理
    3.1 存储器的分类
    3.1.1 易失性存储器
    3.1.2 非易失性存储器
    3.2 SRAM存储器原理
    3.2.1 SRAM存储器结构
    3.2.2 SRAM访问时序
    3.2.3 SRAM的扩展实例
    3.3 DRAM存储器原理
    3.3.1 基本感应放大器的电路结构和原理
    3.3.2 SDRAM的控制信号
    3.3.3 SDR SDRAM实例
    3.3.4 DDR SDRAM实例
    3.3.5 DDR2 SDRAM实例
    3.3.6 SDRAM的扩展
    3.4 Flash存储器原理
    3.4.1 浮栅MOSFET的原理
    3.4.2 NOR闪存
    3.4.3 NAND闪存
    第4章 软件开发工具的下载、安装和应用
    4.1 软件开发工具的下载和安装
    4.1.1 MSYS工具的下载和安装
    4.1.2 龙芯集成开发环境的下载和安装
    4.1.3 驱动程序的重新安装
    4.1.4 GNU工具链的下载和安装
    4.2 龙芯集成开发环境基本设计流程
    4.2.1 启动集成开发环境
    4.2.2 配置开发环境参数
    4.2.3 GNU工具链原理及配置
    4.2.4 建立新的设计工程
    4.2.5 修改C语言源文件
    4.2.6 编译设计和编译设置
    4.2.7 调试设计
    4.3 小结
    第5章 指令集架构
    5.1 字节顺序和端
    5.1.1 大端顺序
    5.1.2 小端顺序
    5.2 指令集架构的概念
    5.3 指令的基本概念
    5.3.1 指令通道的概念
    5.3.2 指令的内容
    5.3.3 指令长度
    5.3.4 代码密度
    5.4 MIPS指令架构的发展和特征
    5.4.1 指令架构的发展
    5.4.2 加载和存储架构
    5.5 MIPS寄存器集
    5.5.1 CPU通用寄存器
    5.5.2 CPU特殊寄存器
    5.6 MIPS指令类型
    5.6.1 R型指令
    5.6.2 I型指令
    5.6.3 J型指令
    5.7 MIPS指令寻址方式
    5.7.1 寄存器寻址
    5.7.2 立即数寻址
    5.7.3 基地址寻址
    5.7.4 PC相对寻址
    5.7.5 伪直接寻址
    5.8 MIPS32指令集
    5.8.1 算术类指令
    5.8.2 移位指令
    5.8.3 逻辑指令
    5.8.4 移动指令
    5.8.5 加载和保存指令
    5.8.6 插入和提取指令
    5.8.7 指令控制指令
    5.8.8 分支和跳转指令
    5.8.9 陷阱指令
    第6章 中央处理单元的架构
    6.1 冯·诺依曼结构和哈佛结构
    6.1.1 冯·诺依曼结构
    6.1.2 哈佛结构
    6.2 存储器系统的分层结构和访问类型
    6.2.1 存储器系统的分层结构
    6.2.2 存储器系统的访问类型
    6.3 龙芯处理器高速缓存的映射及管理
    6.3.1 高速缓存的背景
    6.3.2 高速缓存的优势和问题
    6.3.3 高速缓存的结构与操作
    6.3.4 指令高速缓存
    6.3.5 数据高速缓存
    6.3.6 缓存算法和缓存一致性属性
    6.3.7 缓存的维护
    6.4 存储器管理单元的结构和管理
    6.4.1 处理器模式
    6.4.2 基本概念
    6.4.3 物理结构
    6.4.4 虚拟地址到物理地址的转换
    6.4.5 TLB操作指令
    6.4.6 命中、未命中和多次匹配
    6.4.7 固定映射MMU
    6.5 GS232处理器内核原理和关键技术
    6.5.1 算术逻辑单元
    6.5.2 流水线的原理
    6.5.3 分支预测机制
    6.5.4 静态分支预测
    6.5.5 动态分支预测
    6.5.6 流水线的实现
    6.6 处理器系统的地址分配和映射
    6.6.1 一级AXI交叉开关上模块的地址空间
    6.6.2 AXI MUX下各个模块的地址空间
    6.6.3 APB各个模块的地址空间分配
    第7章 协处理器的架构
    7.1

    售后保障

    最近浏览

    猜你喜欢

    该商品在当前城市正在进行 促销

    注:参加抢购将不再享受其他优惠活动

    x
    您已成功将商品加入收藏夹

    查看我的收藏夹

    确定

    非常抱歉,您前期未参加预订活动,
    无法支付尾款哦!

    关闭

    抱歉,您暂无任性付资格

    此时为正式期SUPER会员专享抢购期,普通会员暂不可抢购