返回首页
苏宁会员
购物车 0
易付宝
手机苏宁

服务体验

店铺评分与同行业相比

用户评价:----

物流时效:----

售后服务:----

  • 服务承诺: 正品保障
  • 公司名称:
  • 所 在 地:

  • 嵌入式多核DSP高性能软件开发——TI C66x实战 夏际金,赵洪立,李川 编 专业科技 文轩网
  • 新华书店正版
    • 作者: 夏际金、赵洪立、李川著
    • 出版社: 清华大学出版社
    • 出版时间:2022-01-01 00:00:00
    送至
  • 由""直接销售和发货,并提供售后服务
  • 加入购物车 购买电子书
    服务

    看了又看

    商品预定流程:

    查看大图
    /
    ×

    苏宁商家

    商家:
    文轩网图书旗舰店
    联系:
    • 商品

    • 服务

    • 物流

    搜索店内商品

    商品分类

         https://product.suning.com/0070067633/11555288247.html

     

    商品参数
    • 作者: 夏际金、赵洪立、李川著
    • 出版社:清华大学出版社
    • 出版时间:2022-01-01 00:00:00
    • 版次:1
    • 印次:1
    • 印刷时间:2022-01-01
    • 字数:850000
    • 页数:539
    • 开本:16开
    • 装帧:平装
    • ISBN:9787302589365
    • 国别/地区:中国
    • 版权提供:清华大学出版社

    嵌入式多核DSP高性能软件开发——TI C66x实战

    作  者:夏际金,赵洪立,李川 编
    定  价:128
    出 版 社:清华大学出版社
    出版日期:2022年01月01日
    页  数:560
    装  帧:平装
    ISBN:9787302589365
    主编推荐

    "本书由浅入深、概念齐全、实践性强、指导性强,结合了多年嵌入式多核软件开发的实际经验,对多核设计中常见的问题进行了详细描述。 从基本概念出发,层层推进,介绍了多核并行、数据传输与处理并行和多层次并行设计的经验,是嵌入式多核DSP并行软件开发者推荐的参考书。"

    内容简介

    本书系统介绍了C66x多核软件开发的知识,并基于C6678的设计实例介绍了相关设计经验。系统介绍了C66xDSP器件的基础概念和多核软件设计的基础知识,引领读者循序渐进地掌握多核软件设计技术。对于传统DSP开发人员比较陌生的一些概念,如Cache、预取、数据一致性、数据依赖、死锁等,进行了重点描述。系统介绍了C66x多核器件的存储器、DMA传输、中断等内容,并结合工作实际,介绍了多核软件优化、多核并行设计及任务级优化经验。最后,以多普勒成像的设计实例描述了如何实现并行设计。
    全书共13章,内容包括C66xDSP的基本组成,如存储器组织、DMA传输、中断和异常、Cache缓存和数据一致性等,并包含CCS软件开发环境、SYS/BIOS实时操作系统、多核并行设计、软件设计优化等相关知识。
    本书的特点是由浅入深、概念齐全、实践性强、指导性强。本书结合了多年多核软件开发的实际null

    作者简介

    夏际金,男,1979年,江西上饶人,研究员级高级工程师,嵌入式软件、软件工程专家。长期从事嵌入式软件开发,在嵌入式多核软件设计和并行计算方面具有深入研究。

    精彩内容

         第3章SRIO RapidIO是一种通用、高带宽、低引脚数、基于数据包交换的系统级互连体系结构的一种开放式互连技术标准。它主要用作系统内部接口,用于以每秒千兆字节的性能水平进行芯片到芯片及板到板通信。KeyStone器件中使用的RapidIO外围设备称为串行RapidIO(Serial RapidIO,SRIO)。 SRIO接口支持4通道SRIO 2.1规范,每通道支持1.25/2.5/3.125/5Gb/s波特率传输。PCIE Gen2单个接口支持1通道或两通道,每通道优选可支持5Gb/s波特率。 SRIO端口在C6678器件上是一个高性能、接口数量少的内部连接方式。在一个基带板内部使用RapidIO进行连接设计,可以创建一个对等的互连环境,在部件间提供更多的连接和控制,性能可达GB/s。RapidIO基于处null

    目录
    第1章 TI多核C66x DSP介绍
    1.1 C6678处理器
    1.1.1 C6678概览
    1.1.2 外围设备
    1.26 6AK处理器
    1.36 6AK2H14/12/06和C6678各项功能对比
    1.4 C66x处理器内核
    1.5 电源休眠控制器
    1.5.1 C66x内核电源休眠管理介绍
    1.5.2 电源休眠管理特征
    1.6 锁相环及其设置
    1.6.1 主PLL和PLL控制器
    1.6.2 DDR3 PLL
    1.6.3 PASS PLL
    1.7 C6678处理器接口通信相关外围设备
    1.7.1 I2C外围设备
    1.7.2 SPI外围设备
    1.7.3 HyperLink 外围设备
    1.7.4 UART外围设备
    1.7.5 PCIe外围设备
    1.7.6 TSIP 外围设备
    1.7.7 EMIF16外围设备
    1.7.8 网络协处理器和以太网驱动程序
    1.7.9 串行RapidIO(SRIO)端口
    1.7.10 通用目的输入/输出(GPIO)
    1.8 定时器
    1.9 信号量
    1.10 多核导航器
    1.10.1 PDSP固件
    1.10.2 Packet DMA
    1.10.3 队列管理器
    1.10.4 描述符
    1.10.5 包发送过程概述
    1.10.6 包接收过程概述
    1.10.7 映射信息
    1.11 设计建议
    1.11.1 初始化
    1.11.2 接口驱动程序
    1.11.3 时间戳的获取
    1.11.4 EVM板的使用
    1.11.5 示例程序
    第2章 C66x多核引导方法
    2.1 多核引导概述
    2.2 复位
    2.3 RBL引导
    2.3.1 RBL简介
    2.3.2 RBL引导过程
    2.3.3 引导模式分类
    2.3.4 引导模式设置
    2.3.5 引导配置格式
    2.4 EVM板上SPI NOR Flash引导设计
    2.4.1 RBL执行过程
    2.4.2 需要引导的应用程序
    2.4.3 应用程序中的引导代码
    2.4.4 烧写引导镜像的生成
    2.4.5 程序烧写
    2.4.6 SPI NOR Flash二次引导的设计
    2.5 多核引导和改进
    2.6 I2C二级引导(IBL和MAD)
    2.6.1 MAD基础组件
    2.6.2 MAD使用模式
    2.6.3 多核应用程序部署工具包
    2.6.4 在目标上调试应用程序
    2.6.5 Image Processing示例程序使用MAD工具实现多核加载
    2.7 设计建议和注意事项
    第3章 SRIO
    3.1 SRIO介绍
    3.1.1 物理层1×/4×LP系列规范
    3.1.2 SRIO外围数据流
    3.1.3 SRIO包
    3.2 SerDes宏及其配置
    3.3 DeviceID配置
    3.4 支持Rx组播和多个DestID
    3.4.1 离散组播ID支持
    3.4.2 混杂ID和DestID 支持
    3.4.3 接收模式设置
    3.5 回环
    3.5.1 内部数字回环
    3.5.2 SERDES回环
    3.5.3 外部线路回环
    3.6 菊花链操作和包转发
    3.6.1 包转发介绍
    3.6.2 包转发设置
    3.7 DirectIO操作
    3.7.1 LSU模块介绍
    3.7.2 定义LSU寄存器组合及中断状态方式
    3.7.3 设置LSU寄存器
    3.7.4 详细数据路径描述
    3.7.5 Tx操作
    3.7.6 Rx操作
    3.7.7 DirectIO操作特殊情况
    3.7.8 调度
    3.7.9 错误处理
    3.7.10 DirectIO编程注意事项
    3.8 消息传递
    3.8.1 Rx操作
    3.8.2 Tx操作
    3.8.3 消息Packet DMA设置
    3.8.4 消息传送编程示例
    3.9 维护
    3.10 门铃操作
    3.11 原子操作
    3.12 拥塞控制
    3.13 字节存储顺序
    3.13.1 内存映射寄存器空间的转换
    3.13.2 有效负载数据的转换
    3.14 中断操作
    3.14.1 DirectIO(门铃)服务中断
    3.14.2 消息传递服务中断
    3.14.3 中断寄存器
    3.14.4 中断处理
    3.14.5 中断调步
    3.15 中断设置
    3.16 其他SRIO编程注意事项
    3.16.1 匹配ACKID
    3.16.2 软件复位
    3.16.3 优化和技巧提示
    3.17 SRIO_LoopbackDioIsrexampleproject介绍
    第4章 C66x存储器组织
    4.1 C66x存储控制器
    4.1.1 L1P存储控制器
    4.1.2 L1D存储控制器
    4.1.3 L2存储控制器
    4.1.4 外部存储控制器
    4.1.5 扩展存储控制器
    4.2 多核共享存储控制器
    4.2.1 概览
    4.2.2 C66x内核从接口
    4.2.3 系统从接口
    4.2.4 系统主接口
    4.2.5 外部存储器主接口
    4.2.6 MSMC存储器
    4.3 扩展存储控制器XMC
    4.3.1 存储器映射寄存器概要
    4.3.2 XMC存储器保护和地址扩展
    4.3.3 存储器保护和地址扩展过程
    4.3.4 地址扩展
    4.3.5 XMC存储器保护结构支持
    4.3.6 预取缓冲
    4.4 存储器保护架构
    4.4.1 存储器保护的目的
    4.4.2 特权级别
    4.4.3 存储器保护架构
    4.5 带宽管理
    4.5.1 介绍
    4.5.2 带宽管理架构
    4.5.3 带宽管理寄存器
    4.6 设计建议
    4.6.1 合理规划使用存储器
    4.6.2 存储器设置成不被Cache缓存和预取
    第5章 Cache缓存和数据一致性
    5.1 为什么使用Cache
    5.2 C64x和C66x DSP之间的Cache区别
    5.3 Cache存储器结构概览
    ……

    售后保障

    最近浏览

    猜你喜欢

    该商品在当前城市正在进行 促销

    注:参加抢购将不再享受其他优惠活动

    x
    您已成功将商品加入收藏夹

    查看我的收藏夹

    确定

    非常抱歉,您前期未参加预订活动,
    无法支付尾款哦!

    关闭

    抱歉,您暂无任性付资格

    此时为正式期SUPER会员专享抢购期,普通会员暂不可抢购