返回首页
苏宁会员
购物车 0
易付宝
手机苏宁

服务体验

店铺评分与同行业相比

用户评价:----

物流时效:----

售后服务:----

  • 服务承诺: 正品保障
  • 公司名称:
  • 所 在 地:

  • 数字系统与微处理器 潘曦,闫建华,郑建君 著 专业科技 文轩网
  • 新华书店正版
    • 作者: 潘曦,闫建华,郑建君著
    • 出版社: 北京理工大学出版社
    • 出版时间:2018-07-01 00:00:00
    送至
  • 由""直接销售和发货,并提供售后服务
  • 加入购物车 购买电子书
    服务

    看了又看

    商品预定流程:

    查看大图
    /
    ×

    苏宁商家

    商家:
    文轩网图书旗舰店
    联系:
    • 商品

    • 服务

    • 物流

    搜索店内商品

    商品分类

         https://product.suning.com/0070067633/11555288247.html

     

    商品参数
    • 作者: 潘曦,闫建华,郑建君著
    • 出版社:北京理工大学出版社
    • 出版时间:2018-07-01 00:00:00
    • 版次:1
    • 印次:1
    • 印刷时间:2020-03-12
    • 字数:518000
    • 页数:344
    • 开本:16开
    • 装帧:平装
    • ISBN:9787568258968
    • 国别/地区:中国
    • 版权提供:北京理工大学出版社

    数字系统与微处理器

    作  者:潘曦,闫建华,郑建君 著
    定  价:59
    出 版 社:北京理工大学出版社
    出版日期:2018年07月01日
    页  数:344
    装  帧:平装
    ISBN:9787568258968
    主编推荐

    内容简介

    《数字系统与微处理器/普通高等教育“十三五”规划教材》以基于硬件编程语言的数字系统设计和微处理器软核设计为主线,《数字系统与微处理器/普通高等教育“十三五”规划教材》内容分为两大部分:数字系统和微处理器。前四章主要是基于VerilogHDL硬件描述语言的数字电路设计相关内容;后四章主要涉及微处理器的体系结构和两种基于FPGA的微处理器软核的设计和应用。《数字系统与微处理器/普通高等教育“十三五”规划教材》突出介绍基于FPCA的数字系统与微处理器软核的SoPC设计方法与技术,并建立起数字系统与微处理器的桥梁。《数字系统与微处理器/普通高等教育“十三五”规划教材》涉及众多实际工程中设计和实践中的实例,结合了FPGA技术的新发展及设计中的具体问题,适用于学习高级数字系统设计课程的高年级本科生和研究生,以及想通过实例学习VerilogHDL并对微处理器软核设计感兴趣的专业工程师。

    作者简介

    精彩内容

    目录
    第1章 数字设计基础
    1.1 数字设计简介
    1.1.1 模拟系统和数字系统
    1.1.2 微处理器与微控制器
    1.1.3 可编程逻辑器件
    1.1.4 集成电路与片上系统
    1.1.5 SOPC系统
    1.2 数制和编码
    1.2.1 十进制和非十进制
    1.2.2 二进制数字系统
    1.2.3 BCD码
    1.2.4 ASCII码
    1.2.5 格雷码
    1.2.6 数据编码
    1.3 数字电路
    1.3.1 基本逻辑门电路
    1.3.2 组合逻辑电路
    1.3.3 组合逻辑电路中的竞争冒险现象
    1.3.4 时序逻辑电路
    1.3.5 CMOS逻辑
    1.4 数字系统的设计方法及流程
    1.4.1 层次化设计流程
    1.4.2 层次化设计的优缺点
    1.5 思考题
    第2章 硬件描述语言
    2.1 硬件描述语言简介
    2.2 verilog HDL基本程序结构
    2.2.1 模块
    2.2.2 模块实例引用
    2.3 Verilog HDL语言基础
    2.3.1 标识符
    2.3.2 常量
    2.3.3 变量及数据类型
    2.3.4 运算符和表达式
    2.3.5 过程结构
    2.3.6 控制结构
    2.3.7 语句块
    2.4 系统的描述方法
    2.4.1 结构级描述
    2.4.2 行为级描述
    2.5 设计综合与验证
    2.5.1 设计综合
    2.5.2 设计仿真验证
    2.6 思考题
    第3章 组合逻辑设计
    3.1 用Verilog HDL实现基本逻辑门电路
    3.2 用Verilog HDL实现组合逻辑
    3.2.1 编码器
    3.2.2 译码器
    3.2.3 多路选择器
    ……
    第4章 时序逻辑设计
    第5章 FPGA体系及lP核
    第6章 微处理器体系结构及关键技术
    第7章 MicroBlaze处理器的结构与应用
    第8章 NiosⅡ处理器的结构与应用
    附录 AVerilogHDL(IEEE1364-2005)关键字列表
    参考文献

    售后保障

    最近浏览

    猜你喜欢

    该商品在当前城市正在进行 促销

    注:参加抢购将不再享受其他优惠活动

    x
    您已成功将商品加入收藏夹

    查看我的收藏夹

    确定

    非常抱歉,您前期未参加预订活动,
    无法支付尾款哦!

    关闭

    抱歉,您暂无任性付资格

    此时为正式期SUPER会员专享抢购期,普通会员暂不可抢购