返回首页
苏宁会员
购物车 0
易付宝
手机苏宁

服务体验

店铺评分与同行业相比

用户评价:----

物流时效:----

售后服务:----

  • 服务承诺: 正品保障
  • 公司名称:
  • 所 在 地:

  • 深入理解 Altera FPGA 应用设计 无 著 王敏志 编 专业科技 文轩网
  • 新华书店正版
    • 作者: 无著
    • 出版社: 北京航空航天大学出版社
    • 出版时间:2014-01-01 00:00:00
    送至
  • 由""直接销售和发货,并提供售后服务
  • 加入购物车 购买电子书
    服务

    看了又看

    商品预定流程:

    查看大图
    /
    ×

    苏宁商家

    商家:
    文轩网图书旗舰店
    联系:
    • 商品

    • 服务

    • 物流

    搜索店内商品

    商品分类

         https://product.suning.com/0070067633/11555288247.html

     

    商品参数
    • 作者: 无著
    • 出版社:北京航空航天大学出版社
    • 出版时间:2014-01-01 00:00:00
    • 版次:1
    • 印次:1
    • 印刷时间:2014-01-01
    • 字数:464.00千字
    • 页数:337
    • 开本:16开
    • 装帧:平装
    • ISBN:9787512413382
    • 国别/地区:中国
    • 版权提供:北京航空航天大学出版社

    深入理解 Altera FPGA 应用设计

    作  者:无 著 王敏志 编
    定  价:49
    出 版 社:北京航空航天大学出版社
    出版日期:2014年01月01日
    页  数:337
    装  帧:平装
    ISBN:9787512413382
    主编推荐

    内容简介

    《深入理解Altera FPGA应用设计》由王敏志编著,本书结合作者多年工作实践,以开发流程为主线,通过大量实例详细介绍了FPGA开发、调试方面的一些基本方法和独特技巧;提出了一种“自动化”开发设计的理念,即通过批处理加脚本的方式自动完成FPGA设计工程的建立、编译和转移,以及在使用ModelSim设计仿真时,一键式完成整个仿真流程的方法。对于FPGA设计调试和测试方面,则详细介绍了SignalTap II的使用,并重点介绍了Virtual JTAG(虚拟JTAG)。
    本书可作为高等院校通信工程、电子工程、计算机、微电子等专业有一定FPGA开发基础的学生的参考用书,也可作为硬件工程师、FPGA工程师的工具书。

    作者简介

    王敏志【网名:coyoo、湘攸客】,曾就职于多家科研院所,从事过雷达、通信以及医疗电子方面的研发工作,主要负责数字电路方面开发,包括电路设计、DSP以及FPGA编程。

    精彩内容

    目录
    第1章好好准备你的FPGA设计
    1.1FPGA设计要求“软硬兼施”吗
    1.2如何选择一个合适的FPGA
    1.3教你如何从顶层规划你的设计
    1.4进行早期功耗估算避免FPGA动力不足
    1.4.1早期功耗估算
    1.4.2准确功耗估算
    1.5规划并选择片内调试工具
    1.6小结
    第2章快速建立你的第一个FPGA工程
    2.1FPGA设计基本流程
    2.2手把手教你用QuartusII建立FPGA工程
    2.3教你如何利用脚本创建工程
    2.3.1QuartusII各个设计流程对应的脚本命令
    2.3.2quartusIITCL包(Package)
    2.3.3执行与QuartusII有关脚本的入口
    2.3.4利用脚本创建工程
    2.4利用脚本约束你的工程
    2.5利用脚本自动化完成FPGA设计
    2.6实例分析
    2.7小结
    第3章采用Altera的建议进行FPGA设计
    3.1利用QuartusII模板开始逻辑设计
    3.2同步FPGA设计方法及指导
    3.2.1同步设计的基本原则
    3.2.2异步设计的危害
    3.3使用Altera的宏函数
    3.4在FPGA中实现除法功能
    3.4.1二进制快速除法
    3.4.2使用Altera除法函数
    3.5Altera推荐的代码风格
    3.6在代码中使用寄存器而不是锁存器
    3.6.1锁存器电路结构
    3.6.2逻辑设计中哪些情况会产生锁存器
    3.6.3锁存器分析实例
    3.7使用Altera“原语”模块
    3.7.1如何让设计中的LCELL不被软件优化
    3.7.2进位链以及如何应用在自己的设计中
    3.8小结
    第4章使用ModelSim进行仿真
    4.1ModelSire仿真工具介绍
    4.2使用ModelSim软件进行仿真
    4.2.1仿真基础――利用GUI完成仿真
    4.2.2通过创建仿真工程来设计仿真
    4.3为ModelSim独立版本提取A1tera仿真库
    4.3.1提取Altera仿真库的步骤
    4.3.2仿真Altera器件到底需要提取哪些库
    4.4教你如何用脚本完成ModelSim的自动化仿真流程
    4.5ModelSim使用问题实例
    4.6教你如何写TestBench
    4.7实例练习
    4.7.1练习前准备
    4.7.2GUI方式仿真实例
    4.7.2自动化创建工程仿真实例
    4.8小结
    第5章教你如何用TiemeQuest来分析你的设计
    5.110分钟学会使用TimeQuest
    5.1.1时序分析的基本概念
    5.1.2教你使用TimeQuest
    5.2时序分析的基础
    5.3了解什么是时序约束
    5.3.1时钟约束
    5.3.2I/O约束
    5.4约束例外
    5.4.1多周期路径约束
    5.4.2假路径约束
    5.5TimeQuest使用实例
    5.6小结
    第6章对你的FPGA设计进行优化
    6.1增量编译使设计加速
    6.1.1什么是增量编译
    6.1.2认识什么是逻辑锁
    6.1.3开始使用增量编译
    6.2选择使用合适的设置和约束来优化设计
    6.2.1优化之前
    6.2.2时序优化
    6.2.3面积优化
    6.3小结
    第7章对你的FPGA设计进行调试和测试
    7.1SignalTapII
    7.1.1教你快速认识SignalTapII调试模块
    7.1.2教你快速创建第一个SignalTapII调试模块并调试
    7.1.3教你使用SignalTapII高级功能――StorageQualification
    7.1.4教你使用SignalTapII高级功能――Power―upTrigger
    7.2FPGA测试利器VirtualJTAG
    7.2.1你所要了解的JTAG
    7.2.2告诉你什么是VirtualJTAG
    7.2.3教你如何在设计中使用ⅥrtualJTAGInterface(VJI)
    7.2.4教你用脚本创建自己的GUI虚拟JTAG测试平台
    7.2.5单个JTAG连接多条电缆、多FPGA在虚拟JTAG中的应用
    7.3工程更改管理(ECO)
    7.3.1ECO及其基本操作流程
    7.3.2ECO那些事儿之属性编辑器
    7.3.3ECO那些事儿之LE与ALM
    7.3.4ECO那些事儿之ALM的DATAF端口
    7.4对你的FPGA进行正确配置
    7.5小结
    第8章设计实例应用分析
    8.1如何设计应用Altera的FIFO
    8.1.1教你如何设计自己的同步FIFO
    8.1.2教你如何使用Altera的同步FIFO
    8.1.3教你如何使用Altera的异步FIFO
    8.2教你如何向他人转移设计时保护自己的知识产权
    8.2.1FPGA安全性设计――Altera方案
    8.2.2如何加密转移自己的设计
    8.3FPGA外挂接口之SDRAM
    8.3.1SDRAM芯片
    8.3.2SDRAM控制器逻辑设计
    8.4高速串行接口设计没有看上去那么难
    8.4.1GXB模块介绍
    8.4.2GXB应用实例
    8.5教你如何在FPGA中设计TDC
    8.5.1告诉你到底什么是TDC
    8.5.2基于:FPGA的TDC那些事儿之3大难题
    8.5.3基于FPGA的TDC那些事儿之设计资源LAB
    8.5.4基于FPGA的TDC那些事儿之粗细时间
    8.5.5基于FPGA的TDC那些事儿之自动校准及测量精度
    8.6利用FPGATDC测量PLL核抖动实例
    8.7小结
    第9章AlteraFPGA高级设计技巧
    9.1器件结构对代码风格的影响
    9.2基本逻辑结构分析
    9.3可采用的设计技巧
    9.4专有资源利用以及优化关键路径
    9.5使用QuartusII的物理综合对设计进行优化
    9.5.1针对性能的物理综合优化选项
    9.5.2布线的物理综合优化
    9.6了解什么是寄存器打包
    9.7探索设计的高级手段――DSE
    9.8小结
    参考文献

    售后保障

    最近浏览

    猜你喜欢

    该商品在当前城市正在进行 促销

    注:参加抢购将不再享受其他优惠活动

    x
    您已成功将商品加入收藏夹

    查看我的收藏夹

    确定

    非常抱歉,您前期未参加预订活动,
    无法支付尾款哦!

    关闭

    抱歉,您暂无任性付资格

    此时为正式期SUPER会员专享抢购期,普通会员暂不可抢购