返回首页
苏宁会员
购物车 0
易付宝
手机苏宁

服务体验

店铺评分与同行业相比

用户评价:----

物流时效:----

售后服务:----

  • 服务承诺: 正品保障
  • 公司名称:
  • 所 在 地:

  • EDA技术与VHDL设计 徐志军 等 编著 著 大中专 文轩网
  • 新华书店正版
    • 作者: 徐志军 等 编著著
    • 出版社: 电子工业出版社
    • 出版时间:2015-02-01 00:00:00
    送至
  • 由""直接销售和发货,并提供售后服务
  • 加入购物车 购买电子书
    服务

    看了又看

    商品预定流程:

    查看大图
    /
    ×

    苏宁商家

    商家:
    文轩网图书旗舰店
    联系:
    • 商品

    • 服务

    • 物流

    搜索店内商品

    商品分类

         https://product.suning.com/0070067633/11555288247.html

     

    商品参数
    • 作者: 徐志军 等 编著著
    • 出版社:电子工业出版社
    • 出版时间:2015-02-01 00:00:00
    • 版次:2
    • 印次:1
    • 印刷时间:2015-02-01
    • 字数:600.00千字
    • 页数:323
    • 开本:16开
    • 装帧:平装
    • ISBN:9787121251788
    • 国别/地区:中国
    • 版权提供:电子工业出版社

    EDA技术与VHDL设计

    作  者:徐志军 等 编著 著
    定  价:45
    出 版 社:电子工业出版社
    出版日期:2015年02月01日
    页  数:323
    装  帧:平装
    ISBN:9787121251788
    主编推荐

    内容简介

    本书根据电子信息类课程教学和实验要求,以提高学生的实践动手能力和工程设计能力为目的,对EDA技术和VHDL设计的相关知识进行系统和完整的介绍。全书共10章,主要内容包括:EDA技术概述、可编程逻辑器件基础、典型FPGA/CPLD的结构与配置、原理图与宏功能模块设计、VHDL设计输入方式、VHDL结构与要素、VHDL基本语句与基本设计、VHDL设计进阶、数字接口实例及分析、通信算法实例及分析等。本书内容新颖,技术优选,由浅入深,既有关于EDA技术、大规模可编程逻辑器件和VHDL硬件描述语言的系统介绍,又有丰富的设计应用实例。本书提供配套电子课件、程序代码和习题参考答案。

    作者简介

    徐志军,教授,解放军理工大学通信工程学院。中国高等教育学会仪器科学及测控技术专业委员会副主任委员、华东地区高校电子线路教学研究会理事、中国电子学会不错会员。

    精彩内容

    目录
    第1章EDA技术概述1
    1.1EDA技术及其发展历程1
    1.2EDA技术的特征和优势3
    1.2.1EDA技术的基本特征4
    1.2.2EDA技术的优势6
    1.3EDA设计的目标和流程7
    1.3.1EDA技术的实现目标8
    1.3.2EDA设计流程8
    1.3.3数字集成电路的设计9
    1.3.4模拟集成电路的设计10
    1.4EDA技术与ASIC设计11
    1.4.1ASIC的特点与分类11
    1.4.2ASIC的设计方法12
    1.4.3SoC设计15
    1.5硬件描述语言18
    1.5.1VHDL18
    1.5.2VerilogHDL19
    1.5.3AHDL19
    1.5.4VerilogHDL和VHDL的比较20
    1.6EDA设计工具20
    1.6.1EDA设计工具分类21
    1.6.2EDA公司与工具介绍22
    习题125
    第2章可编程逻辑器件基础26
    2.1概述26
    2.1.1可编程逻辑器件发展历程26
    2.1.2可编程逻辑器件分类27
    2.1.3可编程逻辑器件的优势30
    2.1.4可编程逻辑器件的发展趋势30
    2.2PLD器件的基本结构32
    2.2.1基本结构32
    2.2.2电路符号33
    2.2.3PROM34
    2.2.4PLA35
    2.2.5PAL36
    2.2.6GAL37
    2.3CPLD/FPGA的结构特点39
    2.3.1Lattice公司的CPLD/FPGA39
    2.3.2Xilinx公司的CPLD/FPGA41
    2.3.3Altera和Actel公司的CPLD/FPGA44
    2.3.4CPLD和FPGA的异同45
    2.4可编程逻辑器件的基本资源45
    2.4.1功能单元46
    2.4.2输入-输出焊盘46
    2.4.3布线资源47
    2.4.4片内RAM49
    2.5可编程逻辑器件的编程工艺50
    2.5.1熔丝型开关50
    2.5.2反熔丝型开关51
    2.5.3浮栅编程器件51
    2.5.4基于SRAM的编程器件54
    2.6可编程逻辑器件的设计与开发54
    2.6.1CPLD/FPGA设计流程54
    2.6.2CPLD/FPGA开发工具57
    2.6.3CPLD/FPGA的应用选择59
    2.7可编程逻辑器件的测试技术61
    2.7.1边界扫描测试原理62
    2.7.2IEEE1149.1标准62
    2.7.3边界扫描策略及相关工具66
    习题266
    第3章典型FPGA/CPLD的结构与配置68
    3.1Stratix高端FPGA系列68
    3.1.1Stratix器件68
    3.1.2StratixII器件71
    3.2Cyclone低成本FPGA系列74
    3.2.1Cyclone器件74
    3.2.2CycloneII器件78
    3.3典型CPLD器件84
    3.3.1MAXII器件84
    3.3.2MAX7000器件85
    3.4FPGA/CPLD的配置87
    3.4.1CPLD器件的配置88
    3.4.2FPGA器件的配置89
    习题393
    第4章原理图与宏功能模块设计94
    4.1QuartusII原理图设计94
    4.1.1半加器原理图输入94
    4.1.2半加器编译97
    4.1.3半加器仿真99
    4.1.4全加器设计与仿真101
    4.2QuartusII的优化设置102
    4.2.1Settings设置102
    4.2.2分析与综合设置104
    4.2.3优化布局布线104
    4.2.4使用设计助手检查设计可靠性110
    4.3QuartusII的时序分析112
    4.3.1时序设置与分析112
    4.3.2时序逼近115
    4.4宏功能模块设计117
    4.4.1Megafunctions库117
    4.4.2Maxplus2库126
    4.4.3Primitives库127
    习题4129
    第5章VHDL设计输入方式132
    5.1QuartusII的VHDL输入设计132
    5.1.1创建工程文件133
    5.1.2编译134
    5.1.3仿真136
    5.2SynplifyPro的VHDL输入设计137
    5.2.1用SynplifyPro综合的过程139
    5.2.2SynplifyPro与QuartusII的接口142
    5.3Synplify的VHDL输入设计143
    习题5146
    第6章VHDL结构与要素147
    6.1实体147
    6.1.1类属参数说明148
    6.1.2端口说明149
    6.1.3实体描述举例150
    6.2结构体151
    6.2.1结构体的命名151
    6.2.2结构体信号定义语句152
    6.2.3结构体功能描述语句152
    6.2.4结构体描述方法152
    6.3VHDL库154
    6.3.1库的种类154
    6.3.2库的用法155
    6.4VHDL程序包157
    6.4.1程序包组成和格式157
    6.4.2VHDL标准程序包158
    6.5配置159
    6.5.1默认配置159
    6.5.2结构体的配置161
    6.6VHDL文字规则163
    6.6.1标志符163
    6.6.2数字164
    6.6.3字符串164
    6.7VHDL数据类型165
    6.7.1预定义数据类型165
    6.7.2自定义数据类型167
    6.7.3用户自定义的子类型169
    6.7.4数据类型的转换169
    6.8VHDL操作符171
    6.8.1逻辑操作符171
    6.8.2关系操作符171
    6.8.3算术操作符172
    6.8.4并置操作符173
    6.8.5操作符重载173
    6.9数据对象174
    6.9.1常量174
    6.9.2变量175
    6.9.3信号176
    6.9.4文件176
    习题6177
    第7章VHDL基本语句与基本设计178
    7.1顺序语句178
    7.1.1赋值语句178
    7.1.2IF语句178
    7.1.3CASE语句181
    7.1.4LOOP语句182
    7.1.5NEXT语句184
    7.1.6EXIT语句184
    7.1.7WAIT语句185
    7.1.8子程序调用语句186
    7.2并行语句188
    7.2.1并行信号赋值语句188
    7.2.2进程语句191
    7.2.3并行过程调用语句192
    7.2.4元器件例化语句193
    7.2.5生成语句195
    7.3VHDL组合逻辑电路设计198
    7.4VHDL时序逻辑电路设计204
    7.4.1触发器204
    7.4.2寄存器206
    7.4.3计数器207
    7.4.4分频器208
    习题7211
    第8章VHDL设计进阶212
    8.1VHDL行为描述方式212
    8.2VHDL结构化描述方式214
    8.3VHDLRTL描述方式217
    8.4有限状态机(FSM)设计218
    8.4.1Moore和Mealy状态机的选择218
    8.4.2有限状态机的描述方式220
    8.4.3有限状态机的同步和复位228
    8.4.4改进的Moore型有限状态机234
    8.4.5小结239
    习题8240
    第9章数字接口实例及分析242
    9.1ST-BUS总线接口设计242
    9.1.1ST-BUS总线时序关系242
    9.1.2ST-BUS总线接口实例244
    9.2数字复接分接接口技术及设计248
    9.2.1数字复接分接接口技术原理249
    9.2.2同步数字复接分接接口设计实例250
    9.3I2C接口设计256
    9.3.1I2C总线工作原理257
    9.3.2I2C总线接口设计实例259
    9.4GMSK基带调制接口设计265
    9.4.1GMSK调制基本原理265
    9.4.2GMSK调制实现的基本方法267
    9.4.3GMSK基带调制接口的实现代码268
    习题9286
    第10章通信算法实例及分析287
    10.1伪随机序列的产生、检测设计287
    10.1.1m序列的产生287
    10.1.2m序列的性质288
    10.1.3m序列发生器的VHDL设计288
    10.1.4m序列检测电路的VHDL设计290
    10.2比特同步设计294
    10.2.1锁相功能的自同步法原理294
    10.2.2锁相比特同步的EDA实现方法296
    10.3基带差分编码设计305
    10.3.1PSK调制和差分编码原理305
    10.3.2PSK差分编码设计308
    10.4FIR滤波器设计314
    10.4.1FIR滤波器简介314
    10.4.2使用MATLAB设计FIR滤波器316
    10.4.3FIR滤波器的FPGA普通设计317
    10.4.4FIR滤波器的并行FPGA优化设计319
    习题10326
    参考文献327

    售后保障

    最近浏览

    猜你喜欢

    该商品在当前城市正在进行 促销

    注:参加抢购将不再享受其他优惠活动

    x
    您已成功将商品加入收藏夹

    查看我的收藏夹

    确定

    非常抱歉,您前期未参加预订活动,
    无法支付尾款哦!

    关闭

    抱歉,您暂无任性付资格

    此时为正式期SUPER会员专享抢购期,普通会员暂不可抢购