返回首页
苏宁会员
购物车 0
易付宝
手机苏宁

服务体验

店铺评分与同行业相比

用户评价:----

物流时效:----

售后服务:----

  • 服务承诺: 正品保障
  • 公司名称:
  • 所 在 地:

  • 计算机系统设计(下册)――基于FPGA的SoC设计与实现 魏继增 著 大中专 文轩网
  • 新华书店正版
    • 作者: 魏继增著
    • 出版社: 电子工业出版社
    • 出版时间:2022-02-01 00:00:00
    送至
  • 由""直接销售和发货,并提供售后服务
  • 加入购物车 购买电子书
    服务

    看了又看

    商品预定流程:

    查看大图
    /
    ×

    苏宁商家

    商家:
    文轩网图书旗舰店
    联系:
    • 商品

    • 服务

    • 物流

    搜索店内商品

    商品分类

         https://product.suning.com/0070067633/11555288247.html

     

    商品参数
    • 作者: 魏继增著
    • 出版社:电子工业出版社
    • 出版时间:2022-02-01 00:00:00
    • 版次:1
    • 印次:1
    • 印刷时间:2022-02-01
    • 字数:541000
    • 页数:292
    • 开本:16开
    • 装帧:平装
    • ISBN:9787121349416
    • 国别/地区:中国
    • 版权提供:电子工业出版社

    计算机系统设计(下册)――基于FPGA的SoC设计与实现

    作  者:魏继增 著
    定  价:69
    出 版 社:电子工业出版社
    出版日期:2022年02月01日
    页  数:292
    装  帧:平装
    ISBN:9787121349416
    主编推荐

    内容简介

    《计算机系统设计》系列教材是在新工科建设的背景下,面向国家“自主可控”信息化发展战略,围绕系统能力培养的目标而编写的。本书为该系列教材的下册,在上册所设计的32位MIPS流水线处理器(MiniMIPS32)的基础上,详细讲授SoC软硬件设计、集成、测试的方法和流程。 全书分为8章,主要包括增强型MiniMIPS32处理器设计,互连总线的集成,存储系统的设计与集成,常见外设的设计与集成,操作系统移植,面向特定应用领域的SoC设计,基于Xilinx FPGA和ViVado的IP核设计、封装及基于IP核的SoC平台构建等内容,提供微课视频、电子课件、程序代码等。书中将SoC设计过程中每个环节所涉及的硬件和软件的基本概念关联起来,力争给读者建立一个功能完备、层次分明的SoC软硬件架构。 本书可作为高等院校计算机、集成电路等专业高年级本科生及研究生的教材或教学参考书,也可作为null

    作者简介

    魏继增,天津大学智能与计算学部副教授,主讲“数字逻辑电路”“计算机系统结构”“VLSI系统设计”三门课程。负责教育部产学合作协同育人项目2项,参与编写重量规划教材1部,负责国家和省部级科研项目多项。长期关注计算机系统能力培养的课程改革,特别是对实践课程的落地有较深刻的认识。主要研究方向:计算机体系结构、高能效处理器设计、嵌入式系统等。

    精彩内容

    目录
    第1章 SoC设计概述
    1.1 SoC概述
    1.2 SoC的分类及基本组成
    1.3 SoC设计的发展趋势
    1.3.1 SoC设计技术的发展和挑战
    1.3.2 SoC设计方法的发展和挑战
    1.3.3 未来的SoC
    1.4 本书的目标和组织结构
    第2章 SoC设计流程
    2.1 软硬件协同设计
    2.2 基于标准单元的SoC设计流程
    2.3 基于FPGA的SoC设计流程
    2.3.1 SoCFPGA结构
    2.3.2 面向SoC的FPGA设计流程
    2.3.3 高层次综合
    2.3.4 VersalACAP和Vitis
    2.4 IP复用的设计方法
    2.4.1 IP的基本概念与分类
    2.4.2 IP设计的流程
    2.4.3 IP核的选择
    第3章 基于增强型MiniMIPS32处理器的SoC——MiniMIPS32_FullSyS
    3.1 MiniMIPS32_FullSyS的整体架构
    3.2 MiniMIPS32_FullSyS的地址空间划分与映射
    3.2.13 2位MIPS处理器的虚拟地址空间
    3.2.2 MiniMIPS32_FullSyS的地址空间划分
    3.2.3 固定地址映射单元的设计与实现
    3.2.4 指令地址仲裁单元的设计与实现
    3.3 高速缓冲存储器
    3.3.1 高速缓冲存储器概述
    3.3.2 Cache的性能评价
    3.3.3 Cache的设计与实现
    第4章 AXI4总线接口及协议
    4.1 AXI4总线接口概述
    4.2 AXI4总线协议
    4.2.1 AXI4总线结构
    4.2.2 AXI4总线信号
    4.2.3 AXI4总线协议的握手机制
    4.2.4 AXI4总线协议的读操作时序
    4.2.5 AXI4总线协议的写操作时序
    4.2.6 突发传输机制
    4.3 基于AXI4的MiniMIPS32处理器设计与实现
    4.3.1 类SRAM接口到AXI4接口的转换
    4.3.2 MiniMIPS32处理器的封装
    4.4 AXI Interconnect简介
    4.4.1 AXI Interconnect的结构
    4.4.2 AXI Interconnect的互连结构
    4.4.3 AXI Interconnect的I/O接口信号
    4.5 基于AXI Interconnect的SoC设计与实现——增强型MiniMIPS32处理器的集成
    第5章 存储系统
    5.1 AXI BRAM控制器
    5.1.1 AXI BRAM控制器简介
    5.1.2 基于AXI Interconnect的SoC设计与实现——AXIBRAM控制器的集成
    5.2 非易失存储器Flash
    5.2.1 Flash存储器简介
    5.2.2 SPI接口
    5.2.3 SPIFlash(S25FL128S)
    5.2.4 AXI Quad SPI
    5.2.5 基于AXI Interconnect的MiniMIPS32_FullSyS设计——AXI Quad SPI的集成
    第6章 外部设备
    6.1 通用输入输出接口
    6.1.1 GPIO概述
    6.1.2 AXI GPIO简介
    6.1.3 基于AXI Interconnect的MiniMIPS32_FullSyS设计——AXI GPIO的集成
    6.1.4 AXI GPIO的功能验证
    6.2 UART控制器
    6.2.1 串口通信概述
    6.2.2 通用异步收发器(UART)
    6.2.3 UART传输协议
    6.2.4 AXI Uartlite简介
    6.2.5 基于AXI Interconnect的MiniMIPS32_FullSyS设计——AXI Uartlite的集成
    6.2.6 AXI Uartlite的功能验证
    6.3 定时器
    6.3.1 定时器概述
    6.3.2 AXI Timer简介
    6.3.3 基于AXI Interconnect的MiniMIPS32_FullSyS设计——AXI Timer的集成
    6.3.4 AXI Timer的功能验证
    6.4 VGA控制器
    6.4.1 VGA接口概述
    6.4.2 RGB三原色模型
    6.4.3 VGA控制器的时序
    6.4.4 VGA控制器的设计与实现
    6.4.5 基于AXI Interconnect的MiniMIPS32_FullSyS设计——AXI VGA控制器的集成
    6.4.6 AXIVGA控制器的功能验证
    第7章 μC/OS-II操作系统的移植
    7.1 μC/OS-II操作系统概述
    7.1.1 操作系统与实时操作系统
    7.1.2 μC/OS-II简介
    7.1.3 μC/OS-II的基本功能
    7.1.4 μC/OS-II的文件结构
    7.2 μC/OS-II操作系统的移植
    7.2.1 μC/OS-II操作系统源码下载
    7.2.2 建立μC/OS-II操作系统文件目录
    7.2.3 移植μC/OS-II操作系统
    7.3 μC/OS-II操作系统的功能验证
    第8章 面向特定应用的软硬件设计
    8.1 RSA加/解密SoC的软硬件设计
    8.1.1 RSA公钥密码系统简介
    8.1.2 RSA公钥密码算法的实现
    8.1.3 AXI RSA128的硬件设计
    8.1.4 AXI RSA128的集成
    8.1.5 RSA加/解密SoC的功能验证
    8.2 手写体数字识别SoC的软硬件设计
    8.2.1 贝叶斯定理简介
    8.2.2 朴素贝叶斯分类器
    8.2.3 AXI Bayes的硬件设计
    8.2.4 AXI Bayes的集成
    8.2.5 手写体数字识别SoC的功能验证
    参考文献

    售后保障

    最近浏览

    猜你喜欢

    该商品在当前城市正在进行 促销

    注:参加抢购将不再享受其他优惠活动

    x
    您已成功将商品加入收藏夹

    查看我的收藏夹

    确定

    非常抱歉,您前期未参加预订活动,
    无法支付尾款哦!

    关闭

    抱歉,您暂无任性付资格

    此时为正式期SUPER会员专享抢购期,普通会员暂不可抢购